SP8793
运行 注释
1. 这 时钟 输入 (管脚 5) 应当 是 capacitively 结合 至
这 信号 源. 这 输入 信号 path 是 完成 用
连接 一个 电容 从 这 内部的 偏差 解耦, 管脚 6 至
地面.
2. 这 输出 平台 这个 是 正常情况下 打开 集电级 (管脚 2
打开 电路) 能 是 连接 至 cmos. 这 打开 集电级
能 是 returned 至 一个 +10v 线条 通过 一个 5k 电阻 但是 这 输出
下沉 电流 应当 不 超过 2ma. 如果 接合 至 ttl 是
必需的 然后 管脚 2 和 7 应当 是 连接 一起 至
给 一个 风扇-输出 = 1. 这个 将 增加 供应 电流 用
大概 2ma.
3. 这 电路 将 运作 向下 至 直流 但是 一个 回转 比率 的 更好的
比 20v/~s 是 必需的.
4. 这 mark 空间 比率 的 这 输出 是 大概 1.2:1
在 200mhz.
5. 输入 阻抗 是 一个 函数 的 频率. 看 图.5.
6. 如果 非 信号 是 呈现 这 设备 将 自-oscillate. 如果 这个 是
不想要的 它 将 是 阻止 用 连接 一个 150k
在 unused 输入 和 地面. 这个 减少 这 输入
敏锐的 用 典型地 50-100mv p-p.
7. 这 内部的 调整器 有 它的 输入 连接 至 管脚 8,
当 这 内部的 涉及 电压 呈现 在 管脚 7 和
应当 是 decoupled. 为 使用 从 一个 5.2v 供应, 管脚 7 和
8 应当 是 连接 一起, 和 5.2v 应用 至 这些
管脚. 为 运作 从 供应 电压 在 这 范围 +6.8v 至
+9.5v, 管脚 7 和 8 应当 是 separately decoupled, 和 这
供应 电压 应用 至 管脚 8.
图示 5 : 典型 阻抗. 测试 情况: 供应 电压 5.2v, 包围的 温度 25
°
c, 发生率 在
mhz, 阻抗 normalised 至 50 ohms.
图示 6 : toggle 频率 测试 电路
18
27
36
45
V
CC
1
控制
输入
输出
vcc 的 modulus
控制 设备
1n 100n
1n
50
监控
50
信号
源
V
CC
2
看 运行
便条 6