非. 7257 -2/13
LB11872H
参数 标识 情况 比率 单位
供应 电压 范围 V
CC
10 至 28 V
6.3 v 调整器-电压 输出 电流 IREG 0 至 –20 毫安
ld 管脚 应用 电压 VLD 0 至 28 V
ld 管脚 输出 电流 ILD 0 至 15 毫安
fgs 管脚 应用 电压 VFG 0 至 28 V
fgs 管脚 输出 电流 IFG 0 至 10 毫安
容许的 运行 范围
在 ta = 25°c
参数 标识 情况
比率
单位
最小值 典型值 最大值
供应 电流 1 I
CC
1 停止 模式 5 7 毫安
供应 curren 2 I
CC
2 开始 模式 17 22 毫安
[output 饱和 电压 vagc = 3.5 v]
源 (1) vsat1-1 I
O
= 0.5 一个, rf = 0
Ω
1.7 2.2 V
源 (2) vsat1-2 I
O
= 1.0 一个, rf = 0
Ω
2.0 2.7 V
下沉 (1) vsat2-1 I
O
= 0.5 一个, rf = 0
Ω
0.4 0.9 V
下沉 (2) vsat2-2 I
O
= 1.0 一个, rf = 0
Ω
1.0 1.7 V
输出 泄漏 电流 I
O
(leak) V
CC
= 28 v 100 µA
[6.3 v 调整器-电压 output]
输出 电压 VREG 5.90 6.25 6.60 V
电压 规章制度
∆
VREG1 V
CC
= 9.5 至 28 v 50 100 mV
加载 规章制度
∆
VREG2 iload = –5 至 –20 毫安 10 60 mV
温度 系数
∆
VREG3 设计 目标 值 0 mv/°c
[hall 放大器 block]
输入 偏差 电流 ib (ha) 差别的 输入: 50 mvp-p 2 10 µA
差别的 输入 电压 范围 VH
在
sin 波 输入 50
*
600 mvp-p
一般-阶段 输入 电压 范围 VICM 差别的 输入: 50 mvp-p 2.0
V
CC
– 2.5
V
输入 补偿 电压 VIOH 设计 目标 值 –20 20 mV
[fg 放大器 和 施密特 块 (in1)]
输入 放大器 增益 GFG 5 deg
输入 hysteresis (高 至 低) VSHL 0 mV
输入 hysteresis (低 至 高) VSLH –10 mV
hysteresis 宽度 VFGL 输入 转换 4 7 12 mV
[low-电压 保护 circuit]
运行 电压 VSD 8.4 8.8 9.2 V
hysteresis 宽度
∆
VSD 0.2 0.4 0.6 V
[thermal 保护 circuit]
热的 关闭 运行 温度 TSD 设计 目标 值 (接合面 温度) 150 180 °C
hysteresis 宽度
∆
TSD 设计 目标 值 (接合面 温度) 40 °C
[current limiter operation]
acceleration 限制 电压 VRF1 0.53 0.59 0.65 V
deceleration 限制 电压 VRF2 0.32 0.37 0.42 V
[error amplifier]
输入 补偿 电压 vio (er) 设计 目标 值 –10 10 mV
输入 偏差 电流 ib (er) –1 1 µA
高-水平的 输出 电压 V
OH
(er) I
OH
= –500 µa
vreg – 1.2 vreg – 0.9
V
低-水平的 输出 电压 V
OL
(er) I
OL
= 500 µa 0.9 1.2 V
直流 偏差 水平的 vb (er) –5% 1/2vreg 5% V
[phase 比较器 output]
高-水平的 输出 电压 VPDH I
OH
= –100 µa
vreg – 0.2 vreg – 0.1
V
低-水平的 输出 电压 VPDL I
OL
= 100 µa 0.2 0.3 V
输出 源 电流 IPD+ vpd = vreg/2 –500 µA
输出 下沉 电流 IPD– vpd = vreg/2 1.5 毫安
电的 特性
在 ta = 25°c, v
CC
= vm = 24 v
持续 在 next 页.
便条
*
: 自从 kickback 能 出现 在 这 输出 波形 如果 这 通道 输入 振幅 是 too 大, 这 通道 输入
amplitudes 应当 是 使保持 至 下面 350 mvp-p.