首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:1095131
 
资料名称:79RC64575
 
文件大小: 604069K
   
说明
 
介绍:
Advanced 64-bit Microprocessors Product Family
 
 


: 点此下载
  浏览型号79RC64575的Datasheet PDF文件第3页
3
浏览型号79RC64575的Datasheet PDF文件第4页
4
浏览型号79RC64575的Datasheet PDF文件第5页
5
浏览型号79RC64575的Datasheet PDF文件第6页
6

7
浏览型号79RC64575的Datasheet PDF文件第8页
8
浏览型号79RC64575的Datasheet PDF文件第9页
9
浏览型号79RC64575的Datasheet PDF文件第10页
10
浏览型号79RC64575的Datasheet PDF文件第11页
11
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
7 的 28 12月 14, 2001
79rc64574™ 79rc64575™
管脚 描述 表格
管脚 描述 tablepin 描述 表格
管脚 描述 表格
这 下列的 是 一个 列表 的 系统 接口 管脚 有 在 这 rc64574/575. 管脚 names ending 和 一个 asterisk (*) 是 起作用的当 低.
管脚 名字 类型 描述
系统 接口
ExtRqst* I
外部 要求
一个 外部 代理 asserts extrqst* 至 要求 使用 的 这 系统 接口. 这 处理器 grants 这 要求
用 asserting release*.
Release* O
释放 接口
在 回馈 至 这 assertion 的 extrqst* 或者 一个 cpu 读 要求, 这 处理器 asserts release* 和 信号
至 这 requesting 设备 那 这 系统 接口 是 有.
RdRdy* I
读 准备好
这 外部 代理 asserts rdrdy* 至 表明 那 它 能 接受 一个 处理器 读 要求.
WrRdy* I
写 准备好
一个 外部 代理 asserts wrrdy* 当 它 能 now 接受 一个 处理器 写 要求.
ValidIn* I
有效的 输入
信号 那 一个 外部 代理 是 now 驱动 一个 有效的 地址 或者 数据 在 这 sysad 总线 和 一个 有效的 command
或者 数据 identifier 在 这 syscmd 总线.
ValidOut* O
有效的 输出
信号 那 这 处理器 是 now 驱动 一个 有效的 地址 或者 数据 在 这 sysad 总线 和 一个 有效的 command 或者
数据 identifier 在 这 syscmd 总线.
sysad(63:0) i/o
系统 地址/数据 总线
一个 64-位 地址 和 数据 总线 为 交流 在 这 处理器 和 一个 外部 代理. 在 64 位
接口 模式, 在 地址 阶段 仅有的, sysad(35:0) 包含 invalid 地址 信息. 这 remain-
ing sysad(63:36) 管脚 是 不 使用. 这 全部的 64-位 sysad(63:0) 将 是 使用 在 这 数据 转移
阶段. 为 所有 翻倍-文字 accesses (读 或者 写), 这 low-order 3 位 (sysad[2:0]) 将 总是 是 输出 作
零 在 这 地址 阶段.
在 32-位 接口 模式 和 在 这 rc64574, sysad(63:32) 是 不 使用, regardless 的 endianness. 一个 32-bit
地址 和 数据 交流 在 处理器 和 外部 代理 是 执行 通过 sysad(31:0).
sysadc(7:0) i/o
系统 地址/数据 审查 总线
一个 8-位 总线 containing parity 审查 位 为 这 sysad 总线 在 数据 总线 循环.
在 32-位 模式 和 在 这 rc64574, sysadc(7:4) 是 不 使用. 这 sysadc(3:0) 包含 审查 位 为
sysad(31:0).
syscmd(8:0) i/o
系统 command/数据 identifier 总线
一个 9-位 总线 为 command 和 数据 identifier 传递 在 这 处理器 和 一个 外部 代理.
SysCmdP i/o
系统 command parity
一个 单独的, 甚至-parity 位 为 这 syscmd 总线. 这个 信号 是 总是 驱动 低.
时钟/控制 接口
SysClock I
SystemClock
这 系统 时钟 输入 establishes 这 处理器 和 总线 运行 频率. 它 是 multiplied 内部 用
2,3,4,5,6,7, 或者 8 至 发生 这 pipeline 时钟 (pclock).
V
CC
PI
安静 vcc 为 pll
安静 v
CC
为 这 内部的 阶段 锁 循环.
V
SS
PI
安静 v
SS
为 pll
安静 v
SS
为 这 内部的 阶段 锁 循环.
表格 5 管脚 描述 (页 1 的 2)
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com