首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:1095417
 
资料名称:ADS8344
 
文件大小: 483815K
   
说明
 
介绍:
Analog to Digital Converters16bit
 
 


: 点此下载
  浏览型号ADS8344的Datasheet PDF文件第9页
9
浏览型号ADS8344的Datasheet PDF文件第10页
10
浏览型号ADS8344的Datasheet PDF文件第11页
11
浏览型号ADS8344的Datasheet PDF文件第12页
12

13
浏览型号ADS8344的Datasheet PDF文件第14页
14
浏览型号ADS8344的Datasheet PDF文件第15页
15
浏览型号ADS8344的Datasheet PDF文件第16页
16
浏览型号ADS8344的Datasheet PDF文件第17页
17
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
ADS8344
13
SBAS139D
这 第一 第八 时钟 循环 是 使用 至 提供 这 控制
字节 通过 这 d
管脚. 当 这 转换器 有 足够的
信息 关于 这 下列的 转换 至 设置 这 输入
多路调制器 appropriately, 它 enters 这 acquisition (样本)
模式. 之后 四 更多 时钟 循环, 这 控制 字节 是
完全 和 这 转换器 enters 这 转换 模式. 在
这个 要点, 这 输入 样本-和-支撑 变得 在 这 支撑
模式. 这 next 十六 时钟 循环 accomplish 这 真实的
一个/d 转换.
控制 字节
看 图示 3 为 placement 和 顺序 的 这 控制 位
在里面 这 控制 字节. tables iii 和 iv 给 详细地
信息 关于 这些 位. 这 第一 位, 这 “s” 位, 必须
总是 是 高 和 indicates 这 开始 的 这 控制 字节.
这 ads8344 将 ignore 输入 在 这 d
管脚 直到 这
开始 位 是 发现. 这 next 三 位 (a2-a0) 选择
这 起作用的 输入 频道 或者 途径 的 这 输入 多路调制器
(看 tables i 和 ii 和 图示 2).
位 7 位 0
(msb) 位 6 位 5 位 4 位 3 位 2 位 1 (lsb)
SA2A1A0
sgl/dif PD1 PD0
表格 iii. 顺序 的 这 控制 位 在 这 控制 字节.
表格 iv. 描述 的 这 控制 位 在里面 这
控制 字节.
名字 描述
7 S 开始 位. 控制 字节 开始 和 第一 高 位 在
D
.
6 - 4 a2 - a0 频道 选择 位. along 和 这 sgl/dif 位,
这些 位 控制 这 设置 的 这 多路调制器 输入,
看 tables i 和 ii.
2 sgl/dif 单独的-结束/差别的 选择 位. along 和 位
a2 - a0, 这个 位 控制 这 设置 的 这 多路调制器
输入, 看 tables i 和 ii.
1 - 0 pd1 - pd0 电源-向下 模式 选择 位. 看 表格 v 为
详细信息.
PD1 PD0 描述
0 0 电源-向下 在 conversions. 当 各自
转换 是 finished, 这 转换器 enters 一个
低-电源 模式. 在 这 开始 的 这 next 变换器-
sion, 这 设备 instantly powers 向上 至 全部 电源.
那里 是 非 需要 为 额外的 延迟 至 使确信 全部
运作 和 这 非常 第一 转换 是 有效的.
1 0 选择 内部的 时钟 模式.
0 1 保留 为 future 使用.
1 1 非 电源-向下 在 conversions, 设备 al-
方法 powered. 选择 外部 时钟 模式.
表格 v. 电源-向下 选择.
图示 4. 详细地 定时 图解.
PD0
t
BDV
t
DH
t
CH
t
CL
t
DS
t
CSS
t
DV
t
BD
t
BD
t
TR
t
BTR
t
D0
t
CSH
DCLK
CS
15
D
输出
BUSY
D
14
高, 这 设备 是 总是 powered 向上. 如果 两个都 pd1 和
pd0 是 低, 这 设备 enters 一个 电源-向下 模式
在 conversions. 当 一个 新 转换 是 initiated,
这 设备 将 重新开始 正常的 运作 instantly—no 延迟
是 需要 至 准许 这 设备 至 电源 向上 和 这 非常 第一
转换 将 是 有效的.
时钟 模式
这 ads8344 能 是 使用 和 一个 外部 串行 时钟 或者 一个
内部的 时钟 至 执行 这 successive-approximation con-
版本. 在 两个都 时钟 模式, 这 外部 时钟 shifts 数据 在
和 输出 的 这 设备. 内部的 时钟 模式 是 选择 当
pd1 是 高 和 pd0 是 低.
如果 这 用户 decides 至 转变 从 一个 时钟 模式 至 这 其它,
一个 extra 转换 循环 将 是 必需的 在之前 这
ads8344 能 转变 至 这 新 模式. 这 extra 循环 是
必需的 因为 这 pd0 和 pd1 控制 位 需要 至 是
写 至 这 ads8344 较早的 至 这 改变 在 时钟 模式.
当 电源 是 第一 应用 至 这 ads8344, 这 用户 必须
设置 这 desired 时钟 模式. 它 能 是 设置 用 writing pd1
= 1 和 pd0 = 0 为 内部的 时钟 模式 或者 pd1 = 1 和 pd0
= 1 为 外部 时钟 模式. 之后 enabling 这 必需的
时钟 模式, 仅有的 然后 应当 这 ads8344 是 设置 至 电源-
向下 在 conversions (i.e., pd1 = pd0 = 0). 这
ads8344 维持 这 时钟 模式 它 是 在 较早的 至
进去 这 电源-向下 模式.
外部 时钟 模式
在 外部 时钟 模式, 这 外部 时钟 不 仅有的 shifts 数据
在 和 输出 的 这 ads8344, 它 也 控制 这 一个/d 转换
步伐. busy 将 go 高 为 一个 时钟 时期 之后 这 last
位 的 这 控制 字节 是 shifted 在. successive-approximation
位 decisions 是 制造 和 呈现 在 d
输出
在 各自 的 这 next
16 dclk 下落 edges (看 图示 3). 图示 4 显示 这
busy 定时 在 外部 时钟 模式.
这 sgl/dif-位 控制 这 多路调制器 输入 模式: ei-
ther 在 单独的-结束 模式, 在哪里 这 选择 输入 频道
是 关联 至 这 com 管脚, 或者 在 差别的 模式, 在哪里
这 二 选择 输入 提供 一个 差别的 输入.
看 tables i 和 ii 和 图示 2 为 更多 信息. 这
last 二 位 (pd1 - pd0) 选择 这 电源-向下 模式 和
时钟 模式, 作 显示 在 表格 v. 如果 两个都 pd1 和 pd0 是
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com