iii
msc8103 特性
• sc140 核心
— architecture 优化 为 效率高的 c/c++ 代号 compilation
— 四 16-位 alus 和 二 32-位 agus
— 1200 dsp mmacs 运动 在 300 mhz
— 非常 低 电源
— 能变的-长度 执行 设置 (vles) 执行 模型
— jtag/增强 once debug 端口
• communications 处理器 单元 (cpm)
— 可编程序的 协议 机器 使用 一个 32-位 risc engine
— 155 mbps atm 接口 (包含 aal 0/1/2/5)
— 10/100 mbit ethernet 接口
— 向上 至 四 e1/t1 接口 或者 一个 e3/t3 接口 和 一个 e1/t1 接口
— hdlc 支持 向上 至 t3 比率, 或者 256 途径
• 64- 或者 32-位 宽 总线 接口
— 支持 为 bursts 为 高 效率
— glueless 接口 至 60x-兼容 总线 系统
— multi-主控 支持
• 可编程序的 记忆 控制
— 控制 为 向上 至 第八 banks 的 外部 记忆
— 用户-可编程序的 machines (upm) 准许 glueless 接口 至 各种各样的 记忆 类型
(sram, dram, 非易失存储器, 和 flash 记忆) 和 其它 user-definable peripherals
— 专心致志的 pipelined sdram 记忆 接口
• 大 内部的 sram
— 256k 16-位 words (512 kb)
— unified 程序 和 数据 空间 configurable 用 这 应用
— 文字 和 字节 addressable
•dma 控制
— 16 dma 途径, 先进先出 为基础, 和 burst 能力
— sophisticated 寻址 能力
• 小 foot 打印 包装
— 17 mm
×
17 mm lidded fc-pbga 包装
• 非常 低 电源 消耗量
• 独立的 电源 供应 为 内部的 逻辑 (1.6 v) 和 为 i/o (3.3 v)
• 增强 16-位 并行的 host 接口 (hdi16)
— 支持 一个 多样性 的 微控制器, 微处理器, 和 dsp 总线 接口
• 阶段-锁 循环 (plls)
—system pll
— cpm dplls (scc 和 scm)
• 处理 技术
— 使用 0.13 micron 铜 interconnect 处理 技术