7
LTC1419
加载 电路 为 进入 定时
加载 电路 为 输出 float 延迟
测试 电路
1k C
L
C
L
DBN
(一个) hi-z 至 v
OH
(b) hi-z 至 v
OL
DBN
1k
5V
1419 tc01
1k 100pF 100pF
DBN
(一个) v
OH
至 hi-z (b) v
OL
至 hi-z
DBN
1k
5V
1419 tc02
APPLICATIONs iN为MATION
WUU
U
转换 详细信息
这 ltc1419 使用 一个 successive approximation algorithm
和 一个 内部的 样本-和-支撑 电路 至 转变 一个
相似物 信号 至 一个 14-位 并行的 输出. 这 模数转换器 是
完全 和 一个 精确 涉及 和 一个 内部的 时钟.
这 控制 逻辑 提供 容易 接口 至 microproces-
sors 和 dsps (请 谈及 至 数字的 接口 部分 为
这 数据 format).
转换 开始 是 控制 用 这 cs 和 convst
输入. 在 这 开始 的 这 转换 这 successive
approximation 寄存器 (sar) 是 重置. once 一个 转换
循环 有 begun 它 不能 是 restarted.
在 这 转换, 这 内部的 差别的 14-位
电容的 dac 输出 是 sequenced 用 这 sar 从 这
大多数 重大的 位 (msb) 至 这 least 重大的 位 (lsb).
referring 至 图示 1, 这 +一个
在
和 –一个
在
输入 是 con-
nected 至 这 样本-和-支撑 电容 (c
样本
) dur-
ing 这 acquire 阶段 和 这 比较器 补偿 是 nulled 用
这 zeroing switches. 在 这个 acquire 阶段, 一个 最小
延迟 的 200ns 将 提供 足够的 时间 为 这 样本-
和-支撑 电容 至 acquire 这 相似物 信号. 在
这 转变 阶段 这 比较器 zeroing switches 打开,
putting 这 比较器 在 对比 模式. 这 输入
switches 这 c
样本
电容 至 地面, transferring
这 差别的 相似物 输入 承担 面向 这 summing
接合面. 这个 输入 承担 是 successively 对照的 和
这 二进制的 weighted charges 有提供的 用 这 差别的
电容的 dac. 位 decisions 是 制造 用 这 高 速
比较器. 在 这 终止 的 一个 转换, 这 差别的
dac 输出 balances 这 +一个
在
和 –一个
在
输入 charges.
这 sar 内容 (一个 14-位 数据 文字) 这个 代表
这 区别 的 + 一个
在
和 –一个
在
是 承载 在 这 14-位
输出 latches.
动态 效能
这 ltc1419 有 极好的 高 速 抽样 capabil-
ity. fft (快 fourier transform) 测试 技巧 是 使用
至 测试 这 模数转换器’s 频率 回馈, 扭曲量 和 噪音
在 这 评估 throughput. 用 应用 一个 低 扭曲量 sine
波 和 analyzing 这 数字的 输出 使用 一个 fft algo-
rithm, 这 模数转换器’s 谱的 内容 能 是 examined 为
图示 1. simplified 块 图解
竞赛
+C
SAMPLE
–C
DAC
•
•
•
D13
D0
zeroing switches
支撑
支撑
+A
在
–A
在
+C
DAC
–C
样本
14
1419 f01
+
–
SAR
OUTPUT
获得
+V
DAC
–V
DAC
支撑
支撑
样本
样本