首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:1103539
 
资料名称:LTC4259ACGW-1
 
文件大小: 407K
   
说明
 
介绍:
Quad IEEE 802.3af Power over Ethernet Controller with AC Disconnect
 
 


: 点此下载
  浏览型号LTC4259ACGW-1的Datasheet PDF文件第4页
4
浏览型号LTC4259ACGW-1的Datasheet PDF文件第5页
5
浏览型号LTC4259ACGW-1的Datasheet PDF文件第6页
6
浏览型号LTC4259ACGW-1的Datasheet PDF文件第7页
7

8
浏览型号LTC4259ACGW-1的Datasheet PDF文件第9页
9
浏览型号LTC4259ACGW-1的Datasheet PDF文件第10页
10
浏览型号LTC4259ACGW-1的Datasheet PDF文件第11页
11
浏览型号LTC4259ACGW-1的Datasheet PDF文件第12页
12
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
ltc4259a-1
8
4259a1f
UU
U
pi fu ctio s
重置 (管脚 1):
碎片 重置, 起作用的 低. 当 这 重置
管脚 是 低, 这 ltc4259a-1 是 使保持 inactive 和 所有 端口
止 和 所有 内部的 寄存器 重置 至 它们的 电源-向上 states.
当 重置 是 牵引的 高, 这 ltc4259a-1 begins
正常的 运作. 重置 能 是 连接 至 一个 外部
电容 或者 rc 网络 至 提供 一个 电源 转变-在 延迟.
内部的 过滤 的 这 重置 管脚 阻止 glitches 较少
比 1
µ
s 宽 从 resetting 这 ltc4259a-1. 拉 重置
高 和
10k 或者 系 至 v
DD
.
byp (管脚 2):
绕过 输出. 这 byp 管脚 是 使用 至
连接 这 内部 发生 –20v 供应 至 一个 exter-
nal 0.1
µ
f 绕过 电容. 使用 一个 100v 评估 0.1
µ
f, x7r
电容. 做 不 连接 这 byp 管脚 至 任何 其它 外部
电路系统.
int (管脚 3):
中断 输出, 打开 流. int 将 拉 低
当 任何 一个 的 一些 events 出现 在 这 ltc4259a-1.
它 将 返回 至 一个 高 阻抗 状态 当 位 6 或者 7 是
设置 在 这 重置 铅 寄存器 (1ah). 这 int 信号 能 是
使用 至 发生 一个 中断 至 这 host 处理器,
eliminating 这 需要 为 持续的 软件 polling.
单独的 int events 能 是 无能 使用 这 int 掩饰
寄存器 (01h). 看 寄存器 功能 和 产品
信息 为 更多 信息. 这 int 管脚 是 仅有的
updated 在 i
2
c transactions.
scl (管脚 4):
串行 时钟 输入. 高 阻抗 时钟
输入 为 这 i
2
c 串行 接口 总线. 这 scl 管脚 应当
是 连接 直接地 至 这 i
2
c scl 总线 线条.
sdaout (管脚 5):
串行 数据 输出, 打开 流 数据
输出 为 这 i
2
c 串行 接口 总线. 这 ltc4259a-1
使用 二 管脚 至 执行 这 双向的 sda 函数
至 使简化 optoisolation 的 这 i
2
c 总线. 至 执行 一个 stan-
dard 双向的 sda 管脚, 系 sdaout 和 sdain 一起.
看 产品 信息 为 更多 信息.
sdain (管脚 6):
串行 数据 输入. 高 阻抗 数据 输入
为 这 i
2
c 串行 接口 总线. 这 ltc4259a-1 使用 二
管脚 至 执行 这 双向的 sda 函数 至 sim-
plify optoisolation 的 这 i
2
c 总线. 至 执行 一个 标准
双向的 sda 管脚, 系 sdaout 和 sdain 一起.
看 产品 信息 为 更多 信息.
ad3 (管脚 7):
地址 位 3. 系 这 地址 管脚 高 或者 低
至 设置 这 i
2
c 串行 地址 至 这个 这 ltc4259a-1
responds. 这个 地址 将 是 (010a
3
一个
2
一个
1
一个
0
)
b
. 拉 ad3
高 或者 低 和
10k 或者 系 至 v
DD
或者 dgnd.
ad2 (管脚 8):
地址 位 2. 看 ad3.
ad1 (管脚 9):
地址 位 1. 看 ad3.
ad0 (管脚 10):
地址 位 0. 看 ad3.
detect1 (管脚 11):
发现 sense, 端口 1. 这 ltc4259a-
1 powered 设备 (pd) 发现, 分类 和 交流
disconnect 硬件 monitors 端口 1 和 这个 管脚. con-
nect detect1 至 这 输出 端口 通过 一个 0.47
µ
f 100v x7r
电容 在 序列 和 一个 1k 电阻, 两个都 在 并行的 和
一个 低 泄漏 二极管 (看 图示 1). 这 电阻 和
电容 将 是 eliminated 如果 交流 disconnect 是 不 使用.
如果 这 端口 是 unused, 这 detect1 管脚 能 是 系 至 dgnd
或者 允许 至 float.
detect2 (管脚 12):
发现 sense, 端口 2. 看 detect1.
detect3 (管脚 13):
发现 sense, 端口 3. 看 detect1.
detect4 (管脚 14):
发现 sense, 端口 4. 看 detect1.
dgnd (管脚 15):
数字的 地面. dgnd 应当 是 con-
nected 至 这 返回 从 这 3.3v 供应. dgnd 和
agnd 应当 是 系 一起.
V
DD
(管脚 16):
逻辑 电源 供应. 连接 至 一个 3.3v
电源 供应 相关的 至 dgnd. v
DD
必须 是 绕过 至
dgnd near 这 ltc4259a-1 和 在 least 一个 0.1
µ
f capaci-
tor.
shdn1 (管脚 17):
关闭 端口 1, 起作用的 低. 当
牵引的 低, shdn1 shuts 向下 端口 1, regardless 的 这
状态 的 这 内部的 寄存器. 拉 shdn1 低 是
相等的 至 设置 这 重置 端口 1 位 在 这 重置
pushbutton 寄存器 (1ah). 内部的 过滤 的 这 shdn1
管脚 阻止 glitches 较少 比 1
µ
s 宽 从 reseting 这
ltc4259a-1. 拉 shdn1 高 和
10k 或者 系 至 v
DD
.
shdn2 (管脚 18):
关闭 端口 2, 起作用的 低. 看
shdn1.
shdn3 (管脚 19):
关闭 端口 3, 起作用的 低. 看
shdn1.
shdn4 (管脚 20):
关闭 端口 4, 起作用的 低. 看
shdn1.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com