5
LTC1062
1062fd
8
7
6
5
1
2
3
4
切换
电容
网络
时钟 gen
÷
1, 2, 4 OSC
B
输出
输出
V
+
C
OSC
1062 bd
÷
V
–
AGND
FB
f
CLK
×
1
用 连接 管脚 4 至 v
+
, agnd 或者 v
–
, 这
输出 频率 的 这 内部的 时钟
发生器 是 这 振荡器 频率 di-
vided 用 1, 2, 4. 这 (f
CLK
/f
C
) 比率 的 100:1 是
和 遵守 至 这 内部的 时钟 genera-
tor 输出 频率. 管脚 5 能 是 驱动
和 一个 外部 cmos 水平的 时钟. 这
ltc1062 能 也 是 自-clocked 用 con-
necting 一个 外部 电容 (c
OSC
) 至
地面 (或者 至 v
–
如果 c
OSC
是 polarized). 下面
这个 情况 和 和
±
5v 供应, 这
内部的 振荡器 频率 是:
f
OSC
≅
140khz [33pf/(33pf + c
OSC
)]
交流 测试 电路
FB
AGND
V
–
分隔物
比率
B
输出
输出
V
+
C
OSC
1
2
3
4
8
7
6
5
LTC1062
0.1
µ
F
量过的
输出
7
4
8
1
6
0.1
µ
F
1062 f01
c = 0.01
µ
F
V
在
r = 25.8k
50
Ω
5V
–5V
2
3
–5V
5V
f
CLK
= 100khz
5V
V
–
= –5v
R
′
–
+
LTC1052
1
2
π
RC
为 最好的 最大值 flat approximation,
这 输入 rc 应当 是 此类 作:
一个 0.5k 电阻, r
′
, 应当 是 使用 如果
这 双极 外部 时钟 是 应用
在之前 这 电源 供应 转变 在
1
1.63
f
CLK
100
=
•
为 调整 振荡器 频率, insert 一个 50k pot 在 序列 和 c
OSC
. 使用 二 时间 计算 c
OSC
图示 1
块 diagra
W