首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:1105429
 
资料名称:LTC1421CG-2.5
 
文件大小: 324K
   
说明
 
介绍:
Hot Swap Controller
 
 


: 点此下载
  浏览型号LTC1421CG-2.5的Datasheet PDF文件第4页
4
浏览型号LTC1421CG-2.5的Datasheet PDF文件第5页
5
浏览型号LTC1421CG-2.5的Datasheet PDF文件第6页
6
浏览型号LTC1421CG-2.5的Datasheet PDF文件第7页
7

8
浏览型号LTC1421CG-2.5的Datasheet PDF文件第9页
9
浏览型号LTC1421CG-2.5的Datasheet PDF文件第10页
10
浏览型号LTC1421CG-2.5的Datasheet PDF文件第11页
11
浏览型号LTC1421CG-2.5的Datasheet PDF文件第12页
12
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
8
ltc1421/ltc1421-2.5
APPLICATIONs iNMATION
WUU
U
hot 电路 嵌入
当 电路 boards 是 inserted 在 一个 live backplane, 这
供应 绕过 电容 在 这 板 能 绘制 huge
瞬时 电流 从 这 backplane 电源 总线 作 它们
承担 向上. 这 瞬时 电流 能 导致 永久的
损坏 至 这 连接器 管脚 和 导致 glitches 在 这
系统 供应, 造成 其它 boards 在 这 系统 至
重置. 在 这 一样 时间, 这 系统 数据 总线 能 是
disrupted 当 这 板’s 数据 管脚 制造 或者 破裂
连接.
这 ltc1421 是 设计 至 转变 一个 板’s 供应 电压
在 和 止 在 一个 控制 manner, 准许 这 板 至 是
safely inserted 或者 移除 从 一个 live backplane. 这 碎片
也 提供 一个 使不能运转 信号 为 这 板’s 数据 总线
缓存区 在 嵌入 或者 除去 和 提供 所有 这
需要 供应 supervisory 功能 为 这 板.
电源 供应 ramping
这 电源 供应 在 一个 板 是 控制 用 放置
外部 n-频道 通过 晶体管 在 这 电源 path
(图示 3). r1 和 r2 提供 电流 故障 发现. 用
ramping 这 门 的 这 通过 晶体管 向上 在 一个 控制
比率, 这 瞬时 surge 电流 (i = c • dv/dt) 描绘 从
这 主要的 backplane 供应 能 是 限制 至 一个 safe 值
当 这 板 制造 连接.
图示 3: 供应 控制 电路系统
23
110
5V
12V
2
R1 Q1
22 21 20 19 18 17 16
+
R2
Q2
C
加载
C
加载
+
V
CCLO
SETLO GATELO V
OUTLO
LTC1421
1421 f03
V
CCHI
SETHI GATEHI V
OUTHI
RAMPCON1
CON2
C
RAMP
V
OUTHI
V
OUTLO
4
3
21
4
3
21
R
RAMP
当 电源 是 第一 应用 至 这 碎片, 这 门 的 两个都
n-途径, gatelo 和 gatehi 是 牵引的 低. 之后 这
连接 sense 管脚, con1 和 con2 是 两个都 使保持 低
为 在 least 20ms, 一个 20
µ
一个 涉及 电流 是 连接
从 这 ramp 管脚 至 地. 这 电压 在 gatehi begins
至 上升 和 一个 斜度 equal 至 20
µ
一个/c
RAMP
(图示 4), 在哪里
C
RAMP
是 一个 外部 电容 连接 在 这
图示 4. 供应 turning 在
12V
5V
1421 f4a
t
1
t
2
V
OUTHI
V
OUTLO
斜度 = 20
µ
一个/c
RAMP
–12V
–12V
~1ms
0V
–12V
5V
CPON
9
B
R5
16k
5%
B
V
EE
0V
~1ms
1421 f05
R4
20k
5%
C2
0.047
µ
F
C
加载
V
EE
–12V
1A
Q3
1/2 mmdf3n0hd
–12v 从
连接器
+
CPON
LTC1421
图示 5. 负的 供应 控制
ramp 和 gatehi 管脚. 这 电压 在 这 gatehi 管脚 是
clamped 一个 肖特基 二极管 漏出 在下 gatelo.
这 ramp 时间 为 各自 供应 是 equal 至: t = (v
CC
)
(c
RAMP
)/20
µ
一个. 在 电源 向下 这 门 是 actively
牵引的 向下 用 二 内部的 nfets.
一个 负的 供应 电压 能 是 控制 使用 这
cpon 管脚 作 显示 在 图示 5.
当 这 板 制造 连接, 这 晶体管 q3 是
转变 止 因为 它’s 门 是 牵引的 低 至 –12v 用 r4.
cpon 是 也 牵引的 至 –12v. 当 这 承担 打气 是
转变 在, cpon 是 牵引的 至 v
CCLO
和 这 门 的 q3 将
ramp 向上 和 一个 时间 常量 决定 用 r4, r5 和
c2. 当 这 承担 打气 是 转变 止, cpon 变得 在
一个 高 阻抗 状态, 这 门 的 q3 是 释放 至 v
EE
和 一个 时间 常量 决定 用 r4 和 c2, 和 q3
转变 止.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com