9
下面-电压
这 vsen 管脚 也 发现 when 这 核心 电压 falls
更多 比 10% 在下 这 vid 编写程序 水平的. 这个
导致 pgood 至 go 低, 但是 有 非 其它 效应 在
运作 和 是 不 latched. 那里 是 也 hysteresis 在 这个
发现 要点.
在-电流
在 这 事件 的 一个 在-电流情况, 这 在-电流
保护 电路 减少 这 rms 电流 delivered 至 41%
的 这 电流 限制. 当 一个 在-电流 情况 是
发现, 这 控制 forces所有 pwm 输出 在 一个 三
状态 模式. 这个 情况 结果 在 这 门 驱动器
removing 驱动 至 这 输出 stages. 这 isl6553 变得 在
一个 wait 延迟 定时 循环 那 是 equal 至 这 软-开始 ramp
时间. pgood 也 变得 “low”在 这个 时间预定的 至 vsen
going 在下 它的 门槛 电压. 至 更小的 这 平均
输出 消耗, 这 软-开始最初的 wait 时间 是 增加
从 32 至 2048 循环, 然后 这 软-开始 ramp 是 initiated.
在 一个 pwm 频率 的 200khz, 为 instance, 一个 在-电流
发现 将 导致 一个 dead 时间 的 10.24ms, 然后 一个 ramp
的 10.08ms.
在 这 终止 的 这 延迟, pwm 输出 是 restarted 和 这
软-开始 ramp 是 initiated. 如果一个 短的 是 呈现 在 那 时间,
这 循环 是 重复的. 这个 是 这 hiccup 模式.
图示 6 显示 这 供应 短接 下面 运作 和 这
hiccup 运行 模式 描述 在之上. 便条 那 预定的 至
这 高 短的 电路 电流, 在-电流 是 发现 在之前
completion 的 这 开始-向上 sequence 所以 这 延迟 是 不 quite
作 长 作 这 正常的 软-星t 循环.
PGOOD
短的
50a/div.
电流
atx 供应 使活动 用 atx “ps-在 pin”
供应 频率 = 200khz, v
在
= 12v
hiccup 模式. 供应 powered 用 atx 供应
核心 加载 电流 = 31a, 5v 加载 = 5a
短的 应用 here
图示 6. 短的 应用 至 供应 之后 电源-向上
核心 电压 程序编制
这 电压 identification 管脚(vid25mv, vid0, vid1, vid2
和 vid3) 设置 这 核心 输出 电压. 各自 vid 管脚 是
牵引的 至 vcc 用 一个 内部的 20
µ
一个 电流 源 和
accepts 打开-集电级/打开-流/打开-转变-至-地面 或者
标准 低-电压 ttl 或者 cmos 信号.
表格 1 显示 这 名义上的 dac 电压 作 一个 函数 的 这
vid 代号. 这 电源 供应 系统 是
±
1% 精确 在
这 运行 温度 和 电压 范围.
TABLE1. 电压 identification 代号
电压 identification 代号 在
处理器 管脚
VCC
(核心)
(vdc)VID25mV VID3 VID2 VID1 VID0
0 0 1 0 0
1.05
1 0 1 0 0 1.075
0 0 0 1 1 1.10
1 0 0 1 1 1.125
0 0 0 1 0 1.15
1 0 0 1 0 1.175
0 0 0 0 1 1.20
1 0 0 0 1 1.225
0 0 0 0 0 1.25
1 0 0 0 0 1.275
0 1 1 1 1 1.30
1 1 1 1 1 1.325
0 1 1 1 0 1.35
1 1 1 1 0 1.375
0 1 1 0 1 1.40
1 1 1 0 1 1.425
0 1 1 0 0 1.45
1 1 1 0 0 1.475
0 1 0 1 1 1.50
1 1 0 1 1 1.525
0 1 0 1 0 1.55
1 1 0 1 0 1.575
0 1 0 0 1 1.60
1 1 0 0 1 1.625
0 1 0 0 0 1.65
1 1 0 0 0 1.675
0 0 1 1 1 1.70
1 0 1 1 1 1.725
0 0 1 1 0 1.75
1 0 1 1 0 1.775
0 0 1 0 1 1.80
1 0 1 0 1 1.825
ISL6553