首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:1131939
 
资料名称:MT48LC4M16A2TG-75
 
文件大小: 4236.88K
   
说明
 
介绍:
64Mb SDRAM Component
 
 


: 点此下载
  浏览型号MT48LC4M16A2TG-75的Datasheet PDF文件第8页
8
浏览型号MT48LC4M16A2TG-75的Datasheet PDF文件第9页
9
浏览型号MT48LC4M16A2TG-75的Datasheet PDF文件第10页
10
浏览型号MT48LC4M16A2TG-75的Datasheet PDF文件第11页
11

12
浏览型号MT48LC4M16A2TG-75的Datasheet PDF文件第13页
13
浏览型号MT48LC4M16A2TG-75的Datasheet PDF文件第14页
14
浏览型号MT48LC4M16A2TG-75的Datasheet PDF文件第15页
15
浏览型号MT48LC4M16A2TG-75的Datasheet PDF文件第16页
16
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
pdf: 09005aef80725c0b/源: 09005aef806fc13c micron 技术, inc., reserves 这 正确的 至 改变 产品 或者 规格 没有 注意.
64msdram_2.fm - rev. l 6/06 en
12
©2000 micron 技术, 公司 所有 权利 保留.
64mb: x4, x8, x16 sdram
函数的 描述
这 推荐 电源-向上 sequence 为 sdrams:
1. 同时发生地 应用 电源 至 v
DD
和 v
DD
q.
2. assert 和 支撑 cke 在 一个 lvttl 逻辑 低 自从 所有 输入 和 输出 是 lvttl-
兼容.
3. 提供 稳固的 时钟 信号. 稳固的 时钟 是定义 作 一个 信号 cycling 在里面 定时
constraints 指定 为 这 时钟 管脚.
4. wait 在 least 100µs 较早的 至 issuing任何 command 其它 比 一个 command inhibit
或者 nop.
5. 开始 在 一些 要点 在 这个 100µs时期, bring cke 高. continuing 在 least
通过 这 终止 的 这个 时期, 1 或者更多 command inhibit 或者 nop commands
必须 是 应用.
6. 执行 一个 precharge 所有 command.
7. wait 在 least
t
rp 时间, 在 这个 时间 nops 或者 deselect commands 必须 是 给.
所有 banks 将 完全 它们的 precharge, thereby 放置 这 设备 在 这 所有 banks
空闲 状态.
8. 公布 一个 自动 refresh command.
9. wait 在 least
t
rfc 时间, 在 这个 仅有的 nops或者 command inhibit commands
是 允许.
10. 公布 一个 自动 refresh command.
11. wait 在 least
t
rfc 时间, 在 这个 仅有的 nops或者 command inhibit commands
是 允许.
12. 这 sdram 是 now 准备好 为 模式 寄存器 程序编制. 因为 这 模式 寄存器
将 电源 向上 在 一个 unknown 状态, 它 应当 是 承载 和 desired 位 值 较早的 至
应用 任何 运算的 command. using 这 加载 模式 寄存器 command,
程序 这 模式 寄存器. 这 模式 寄存器 是 编写程序 通过 这 模式 regis-
ter 设置 command 和 ba1 = 0, ba0 = 0 和 retains 这 贮存 信息 直到 它 是
编写程序 又一次 或者 这 设备 loses 电源. 不 程序编制 这 模式 寄存器
在之上 initialization 将 结果 在 defaultsettings 这个 将 不 是 desired. 输出
是 有保证的 高-z 之后 这 加载 mode 寄存器 command 是 issued. 输出
应当 是 高-z already 在之前 这 加载 模式 寄存器 command 是 issued.
13. wait 在 least
t
mrd 时间, 在 这个 仅有的 nop 或者 deselect commands 是
允许.
在 这个 要点 这 dram 是 准备好 为 任何 有效的 command.
便条: 如果 desired, 更多 比 二 自动 refresh commands 能 是 issued 在 这 sequence.
之后 步伐 9 和 10 是 完全, repeat它们 直到 这 desired 号码 的 自动
refresh +
t
rfc 循环 是 达到.
寄存器 定义
模式 寄存器
这 模式 寄存器 是 使用 至 定义 这 规格ific 模式 的 运作 的 这 sdram. 这个
定义 包含 这 选择 的 一个 burst 长度, 一个 burst 类型, 一个 cl, 一个 运行 模式
和 一个 写 burst 模式, 作 显示 在 图示 6 在 页 14. 这 模式 寄存器 是
编写程序 通过 这 加载 模式 寄存器 command 和 将 retain 这 贮存 infor-
mation 直到 它 是 编写程序 又一次 或者 这 设备 loses 电源.
模式 寄存器 位 m0–m2 具体说明 这 burst 长度, m3 specifies 这 类型 的 burst
(sequential 或者 interleaved), m4–m6 具体说明这 cl, m7 和 m8 具体说明 这 运行
模式, m9 specifies 这 写 burst 模式, 和 m10 和 m11 是 保留 为 future
使用.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com