Bank
号码
vref bank 管脚 名字/函数 optional 函数(s) 配置
函数
F484 B672 F672 F780 dqs 为 x16 dqs 为 x32
DIFFIO
速 (1)
管脚 信息 为 这 stratix™ ep1s20 设备, ver 3.6
(便条 2)
B5 VREF1B5 IO diffio_tx40n L8 高
B5 VREF1B5 IO diffio_tx40p L7 高
B5 VREF1B5 IO diffio_rx40n/rdn5 E1 J22 J22 H3 高
B5 VREF1B5 IO diffio_rx40p/rup5 E2 J21 J21 H4 高
B5 VREF1B5 IO diffio_tx39n K7 高
B5 VREF1B5 IO diffio_tx39p K8 高
B5 VREF1B5 IO diffio_rx39n D2 J24 J24 G1 高
B5 VREF1B5 IO diffio_rx39p D1 J23 J23 G2 高
B5 VREF1B5 IO diffio_tx38n J6 H24 H24 J7 高
B5 VREF1B5 IO diffio_tx38p H23 H23 J8 高
B5 VREF1B5 IO diffio_rx38n G4 高
B5 VREF1B5 IO diffio_rx38p G3 高
B5 VREF1B5 VREF1B5 H5 J18 J18 K9
B5 VREF1B5 IO diffio_tx37n J4 G21 G21 K5 高
B5 VREF1B5 IO diffio_tx37p G22 G22 K6 高
B5 VREF1B5 IO diffio_rx37n H25 H25 F1 高
B5 VREF1B5 IO diffio_rx37p H26 H26 F2 高
B5 VREF1B5 IO diffio_tx36n G5 G23 G23 J6 高
B5 VREF1B5 IO diffio_tx36p G24 G24 J5 高
B5 VREF1B5 IO diffio_rx36n G25 G25 F3 高
B5 VREF1B5 IO diffio_rx36p G26 G26 F4 高
B5 VREF1B5 IO diffio_tx35n F5 F23 F23 H8 高
B5 VREF1B5 IO diffio_tx35p F24 F24 H7 高
B5 VREF1B5 IO diffio_rx35n F25 F25 E1 高
B5 VREF1B5 IO diffio_rx35p F26 F26 E2 高
B5 VREF1B5 IO diffio_tx34n F3 E23 E23 H6 高
B5 VREF1B5 IO diffio_tx34p F4 E24 E24 H5 高
B5 VREF1B5 IO diffio_rx34n E25 E25 D1 高
B5 VREF1B5 IO diffio_rx34p E26 E26 D2 高
B5 VREF1B5 IO diffio_tx33n E3 D24 D24 G5 高
pt-ep1s20-3.6
版权 © 2006 altera corp.
管脚 列表
页 16 的 41