14/26
¡ 半导体
msm82c55a-2rs/gs/vjs
OBF
(输出 缓存区 全部 标记 输出)
这个 信号 当 转变 至 低 水平的 indicates 那 数据 是 写 至 这 指定 端口 在之上
receipt 的 这
WR
信号 从 这 cpu. 这个 信号 转变 至 低 水平的 在 这 rising 边缘 的
这
WR
和 高 水平的 在 这 下落 边缘 的 这 ack.
ACK
(acknowledge 输入)
这个 信号 当 转变 至 低 水平的 indicates 那 这 终端 有 received 数据.
intr (中断 要求 输出)
这个 是 这 信号 使用 至 中断 这 cpu 当 一个 终端 receives 数据 从 这 cpu 通过
这 msm82c55a-5. 它 indicates 这 occurrence 的 这 中断 在 高 水平的 仅有的 当 这
内部的 inte flip-flop 是 设置. 这个 信号 转变 至 高 水平的 在 这 rising 边缘 的 这
ACK
(obf = 1 在 这个 时间) 和 低 水平的 在 这 下落 边缘 的
WR
当 这 inte
B
是 设置.
INTE
一个
的 组 一个 是 设置 当 这 位 为 pc
6
是 设置, 当 inte
B
的 组 b 是 设置 当 这
位 为 pc
2
是 设置.
模式 1 输入
(组 一个)
PA
7
PA
0
-
8
INTE
一个
PC
4
PC
5
STB
一个
IBF
一个
PC
3
INTR
一个
RD
(组 b)
铅
7
铅
0
-
INTE
B
PC
2
PC
1
STB
B
IBF
B
PC
0
INTR
B
RD
8
便条:
虽然 belonging 至 组 b, pc
3
运作 作 这 控制 信号 的
组 一个 functionally.
模式 1 输出
(组 一个)
PA
7
PA
0
-
8
INTE
一个
PC
7
PC
6
OBF
一个
ACK
一个
PC
3
INTR
一个
WR
(组 b)
铅
7
铅
0
-
8
INTE
B
PC
1
PC
2
OBF
B
ACK
B
PC
0
INTR
B
WR