12
µ
PD78P058F
2. 管脚 功能
2.1 管脚 在 正常的 运行 模式
(1) 端口 管脚 (1/2)
管脚 名字 输入/输出 函数 之后 重置 alternate 函数
P00 输入 端口 0 输入 仅有的 输入 intp0/ti00
8-位 输入/输出
P01 输入/输出 端口 输入/输出 是 specifiable 输入 intp1/ti01
位-wise. 当 使用 作 这
P02 输入 端口, 它 是 可能 至 INTP2
使用 一个 在-碎片 拉-向上
P03 电阻 用 软件. INTP3
P04 INTP4
P05 INTP5
P06 INTP6
P07
便条 1
输入 输入 仅有的 输入 XT1
p10 至 p17 输入/输出 端口 1 输入 ani0 至 ani7
8-位 输入/输出 端口
输入/输出 是 specifiable 位-wise.
当 使用 作 这 输入 端口, 它 是 可能 至
使用 一个 在-碎片 拉-向上 电阻 用 软件.
便条 2
P20 输入/输出 端口 2 输入 SI1
8-位 输入/输出 端口
P21 输入/输出 是 specifiable 位-wise. SO1
当 使用 作 这 输入 端口, 它 是 可能 至
P22 使用 一个 在-碎片 拉-向上 电阻 用 软件. SCK1
P23 STB
P24 BUSY
P25 si0/sb0
P26 so0/sb1
P27 SCK0
P30 输入/输出 端口 3 输入 TO0
8-位 输入/输出 端口
P31 输入/输出 是 specifiable 位-wise. TO1
当 使用 作 这 输入 端口, 它 是 可能 至
P32 使用 一个 在-碎片 拉-向上 电阻 用 软件. TO2
P33 TI1
P34 TI2
P35 PCL
P36 BUZ
P37 —
注释 1.
当 这 p07/xt1 管脚 是 使用 作 这 输入 端口, 设置 这 处理器 时钟 控制 寄存器 (pcc) 位 6
(frc) 至 1, 和 是 确信 不 至 使用 这 反馈 电阻 的 这 subsystem 时钟 振动 电路.
2.
当 这 p10/ani0 至 p17/ani7 管脚 是 使用 作 这 相似物 输入 为 一个/d 转换器, 设置 端口 1 至 输入
模式. 这 在-碎片 拉-向上 电阻器 是 automatically 无能.
提醒 为 管脚 这个 也 函数 作 端口 管脚, 做 不 执行 这 下列的 行动 在 一个/d
转换. 如果 这些 行动 是 执行, 这 总的 错误 比率 不能 是 保持.
<1> rewrite 这 输出 获得 当 这 管脚 是 使用 作 一个 端口 管脚.
<2> 改变 这 输出 水平的 的 这 管脚 使用 作 一个 输出 管脚, 甚至 如果 它 是 不 使用 作 一个 端口 管脚.