Intel
®
82845mp/82845mz chipset-mobile (mch-m)
250687-002 数据手册5
R
3.8.17.
mbase1 – 记忆 根基 地址 寄存器 – 设备 #1 ........................... 96
3.8.18.
mlimit1 – 记忆 限制 地址 寄存器 – 设备 #1............................ 97
3.8.19.
pmbase1 – prefetchable 记忆 根基 地址 寄存器 – 设备 #1 ... 98
3.8.20.
pmlimit1 – prefetchable 记忆 限制 地址 寄存器 – 设备 #1 .... 99
3.8.21.
bctrl1 – pci-pci 桥 控制 寄存器 – 设备 #1......................... 100
3.8.22.
errcmd1 – 错误 command 寄存器 – 设备 #1 ................................ 101
3.8.23.
DWtmc – dram write 热的 管理 控制 ........................... 102
3.8.24.
drtmc – dram 读 热的 管理 控制 ............................ 104
4.
系统 地址 编排............................................................................................................... 105
4.1.
记忆 地址 范围............................................................................................ 105
4.1.1.
vga 和 mda 记忆 空间.................................................................. 106
4.1.2.
pam 记忆 spaces................................................................................ 107
4.1.3.
isa 孔 记忆 空间 ........................................................................... 108
4.1.4.
tseg smm 记忆 空间 ...................................................................... 108
4.1.5.
系统 总线 中断 apic 记忆 空间 .............................................. 109
4.1.6.
高 smm 记忆 空间 ........................................................................ 109
4.1.7.
agp aperture 空间 (设备 #0 柱状) ..................................................... 109
4.1.8.
agp 记忆 和 prefetchable 记忆................................................... 109
4.1.9.
hub 接口 一个 subtractive decode......................................................... 110
4.2.
agp 记忆 地址 范围 ................................................................................... 110
4.2.1.
agp dram graphics aperture................................................................. 110
4.3.
系统 管理 模式 (smm) 记忆 范围 ................................................... 111
4.3.1.
smm 空间 定义............................................................................... 111
4.3.2.
smm 空间 restrictions ........................................................................... 112
4.4.
i/o 地址 空间 ...................................................................................................... 112
4.5.
mch-m decode rules 和 交叉-桥 地址 mapping ...................................... 112
4.5.1.
decode rules 为 这 hub 接口 一个 ...................................................... 112
4.5.2.
agp 接口 decode rules .................................................................... 113
5.
函数的 描述.............................................................................................................. 114
5.1.
host 接口 overview .............................................................................................. 114
5.1.1.
动态 总线 倒置.............................................................................. 114
5.1.2.
系统 总线 中断 传送................................................................... 114
5.1.3.
upstream 中断 messages................................................................... 115
5.2.
系统 记忆 接口 ........................................................................................... 115
5.2.1.
ddr 接口 overview............................................................................ 115
5.2.2.
记忆 organization 和 配置................................................... 116
5.2.2.1.
配置 mechanism 为 所以-dimms..................................... 116
5.2.2.1.1.
记忆 发现 和 initialization............................ 116
5.2.2.1.2.
smbus 配置 和 进入 的 这 串行
存在 发现 端口................................................ 116
5.2.2.1.3.
记忆 寄存器 程序编制 ................................. 116
5.2.3.
dram 效能 描述 ............................................................... 117
5.2.3.1.
数据 integrity (ecc) ..................................................................... 117
5.3.
agp 接口 overview.............................................................................................. 117
5.3.1.
agp 目标 行动............................................................................. 118
5.3.2.
agp transaction 订货........................................................................ 119
5.3.3.
agp 信号 水平 .................................................................................... 119
5.3.4.
4x agp 协议........................................................................................ 119
5.3.5.
快 writes ................................................................................................ 119
5.3.6.
agp frame# transactions 在 agp........................................................ 120