是 使用 至 门 数据 至 这 输出 管脚, inde-
pendent 的 设备 选择. 假设 那 这
地址 是 稳固的, 这 地址 进入 时间
(t
AVQV
) 是equal 至 这 延迟 从 E 至 输出 (t
ELQV
).
数据 是 有 在 这 输出 之后 一个 延迟 的 t
GLQV
从 这 下落 边缘 的 g, 假设 那 E 有
被 低 和 这 地址 有 被 稳固的 为
在 least t
AVQV
-t
GLQV
.
备用物品 模式
这 M27C64A 有 一个 备用物品 模式 这个 减少
the 一个ctive 电流 从 30毫安 to 100
µ
一个. 这
M27C64A 是 放置 在 这 备用物品 模式 用 应用-
ing 一个 CMOS 高 信号 至 这 E 输入. 当 在 这
备用物品模式, 这 输出是 在 一个 高 阻抗
状态, 独立 的 这 G 输入.
二 线条 输出 控制
因为 EPROMs 是 通常地 使用 在 大 mem-
ory arrays, 这个 产品 特性 一个 2 线条 控制
函数 这个 accommodates 这 使用 的 多样的
记忆 连接. 这 二 线条 控制 函数
准许:
一个. 这 最低 可能 记忆 电源 消耗,
b. 完全 assurance 那 输出 总线 contention
将 不 出现.
为 这 大多数 效率高的使用 的 这些 二 控制 线条,
E 应当 是 解码 和 使用 作 这 primary
设备 selecting 函数, 当 G 应当 是 制造
一个 一般 连接 至 所有 设备 在 这 排列
和 连接 至 这 读 线条 从 这 系统
控制 总线. 这个 确保 那 所有 deselected mem-
ory 设备 是 在 它们的 低 电源 备用物品 模式
和 那 这 输出 管脚 是 仅有的 起作用的 当 数据
是 必需的 从 一个 particular 记忆 设备.
系统 仔细考虑
这 电源 切换 特性 的 先进的
CMOS EPROMs 需要 细致的 解耦 的 这
设备. 这 供应 电流, I
CC
, 有 三 seg-
ments 那 是 的 interest 至 这 系统 设计者:
这 备用物品 电流 水平的, 这 起作用的 电流 水平的,
和 瞬时 电流 顶峰 那 是 生产 用
这 下落 和 rising edges 的 e. 这 巨大 的
这 瞬时 电流 顶峰 是 依赖 在 这
电容的 和 inductive 加载的 这 设备在 这
输出.
这 有关联的 瞬时 电压 顶峰 能 是
suppressed 用 complying 和 这 二 线条 输出
控制 和 用 合适的 选择 解耦 ca-
pacitors. 它 是 推荐 那 一个 0.1
µ
F 陶瓷的
电容 be 使用 在 每 设备 在 V
CC
和 V
SS
. 这个 应当 是 一个 高 频率 电容
的 低 固有的 电感 和 应当 是 放置
作 关闭 至 这 设备 作 可能. 在 增加, 一个
4.7
µ
F 大(量) electrolytic 电容 应当 是 使用
在 V
CC
和 V
SS
为 每 第八 设备. 这
大(量) 电容 应当 是 located near 这 电源
供应 连接 要点. 这 目的 的 这 大(量)
电容 是 至 克服 这 电压 漏出 造成
用 这 inductive 影响 的 PCB 查出.
Mode E G P A9 V
PP
Q0 - Q7
读 V
IL
V
IL
V
IH
XV
CC
数据 输出
输出 使不能运转 V
IL
V
IH
V
IH
XV
CC
hi-z
程序 V
IL
V
IH
V
IL
脉冲波 X V
PP
数据 在
核实 V
IL
V
IL
V
IH
XV
PP
数据 输出
程序 Inhibit V
IH
XXXV
PP
hi-z
备用物品 V
IH
XXXV
CC
hi-z
电子的 Signature V
IL
V
IL
V
IH
V
ID
V
CC
代号
便条
:x=v
IH
或者 V
IL
,v
ID
= 12V
±
0.5v
表格 3. 运行 模式
Identifier A0 Q7 Q6 Q5 Q4 Q3 Q2 Q1 Q0 十六进制 数据
Manufacturer’s 代号 V
IL
10011011 9Bh
设备 代号 V
IH
00001000 08h
表格 4. 电子的 Signature
3/11
M27C64A