先进的 communications 最终 数据手册
修订 3.01/october 2003 © semtech corp. 页 7 www.semtech.com
acs8520 sets
54 I11 I TTL
D
输入 涉及 11: 可编程序的, default (主控 模式)
1.544/2.048 mhz, default (从动装置 模式) 6.48 mhz.
55 I12 I TTL
D
输入 涉及 12: 可编程序的, default 1.544/2.048 mhz.
56 I13 I TTL
D
输入 涉及 13: 可编程序的, default 1.544/2.048 mhz.
57 I14 I TTL
D
输入 涉及 14: 可编程序的, default 1.544/2.048 mhz.
58 - 60 upsel(2:0) I TTL
D
微处理器 选择: configures 这 接口 为 一个 particular
微处理器 类型 在 重置.
63 - 69 一个(6:0) I TTL
D
微处理器 接口 地址: 地址 总线 为 这 微处理器
接口 寄存器. 一个(0) 是 sdi 在 串行 模式 - 输出 在 非易失存储器 模式
仅有的.
70 CSB I TTL
U
碎片 选择 (起作用的
低
): 这个 管脚 是 asserted
低
用 这 微处理器
至 使能 这 微处理器 接口 - 输出 在 非易失存储器 模式 仅有的.
71 WRB I TTL
U
写 (起作用的
低
): 这个 管脚 是 asserted
低
用 这 微处理器 至
initiate 一个 写 循环. 在 motorola 模式, wrb = 1 为 读.
72 RDB I TTL
U
读 (起作用的
低
): 这个 管脚 是 asserted
低
用 这 微处理器 至
initiate 一个 读 循环.
73 ALE I TTL
D
地址 获得 使能: 这个 管脚 变为 这 地址 获得 使能 从
这 微处理器. 当 这个 管脚 transitions 从
高
至
低
, 这
地址 总线 输入 是 latched 在 这 内部的 寄存器. ale = sclk 在
串行 模式.
74 PORB I TTL
U
电源-在 重置: 主控 重置. 如果 porb 是 强迫
低
, 所有 内部的 states
是 重置 后面的 至 default 值.
75 RDY O ttl/cmos 准备好/数据 acknowledge: 这个 管脚 是 asserted
高
至 表明 这
设备 有 完成 一个 读 或者 写 运作.
76 - 83 ad(7:0) IO TTL
D
地址/数据: 多路复用 数据/地址 总线 取决于 在 这
微处理器 模式 选择. ad(0) 是 sdo 在 串行 模式.
88 TO1 O ttl/cmos 输出 涉及 1: 可编程序的, default 6.48 mhz.
89 TO2 O ttl/cmos 输出 涉及 2: 可编程序的, default 38.88 mhz.
90 TO3 O ttl/cmos 输出 涉及 3: 可编程序的, default 19.44 mhz.
93 TO4 O ttl/cmos 输出 涉及 4: 可编程序的, default 38.88 mhz.
94 TO5 O ttl/cmos 输出 涉及 5: 可编程序的, default 77.76 mhz.
95 TO9 O ttl/cmos 输出 涉及 9: 1.544/2.048 mhz, 作 每 itu g.783
[9]
位
(所需的)东西.
99 MSTSLVB I TTL
U
主控/从动装置 选择: sets 这 状态 的 这 主控/从动装置 选择
寄存器, reg. 34, 位 1.
100 SONSDHB I TTL
D
sonet 或者 sdh 频率 选择: sets 这 最初的 电源-向上 状态 (或者
状态 之后 一个 porb) 的 这 sonet/sdh 频率 选择 寄存器,
reg. 34, 位 2 和 reg. 38, 位 5, 位 6 和 reg. 64 位 4.当 设置
低
,
sdh 比率 是 选择 (2.048 mhz 等.) 和 当 设置
高
, sonet
比率 是 选择 (1.544 mhz 等.)这 寄存器 states 能 是 changed
之后 电源-向上 用 软件.
表格 3 其它 管脚 (内容...)
管脚 号码 标识 i/o 类型 描述