AD711
rev. 一个
–7–
optimizing 安排好 时间
大多数 双极 高-速 d/一个 转换器 有 电流 输出;
因此, 为 大多数 产品, 一个 外部 运算 放大 是 必需的
为 电流-至-电压 转换. 这 安排好 时间 的 这 con-
verter/运算 放大 结合体 取决于 在 这 安排好 时间 的 这
dac 和 输出 放大器. 一个 好的 approximation 是:
t
S
总的
=
(
t
S
DAC
)
2
+
(
t
S
放大
)
2
这 安排好 时间 的 一个 运算 放大 dac 缓存区 将 相异 和 这
噪音 增益 的 这 电路, 这 dac 输出 电容, 和 和
这 数量 的 外部 补偿 电容 横过 这
dac 输出 范围调整 电阻.
安排好 时间 为 一个 双极 dac 是 典型地 100 至 500 ns. previ-
ously, 常规的 运算 放大器 有 必需的 更 变长 安排好
时间 比 有 典型 状态-的-这-艺术 dacs; 因此, 这
放大器 安排好 时间 有 被 这 主要的 限制 至 一个
高-速 电压-输出 d-至-一个 函数. 这 介绍 的
这 ad711/712 家族 的 运算 放大器 和 它们的 1
µ
s (至
±
0.01% 的
最终 值) 安排好 时间 now 准许 这 全部 高-速 capa-
bilities 的 大多数 modern dacs 至 是 认识到.
在 增加 至 一个 重大的 改进 在 安排好 时间, 这
低 补偿 电压, 低 补偿 电压 逐渐变化, 和 高 打开-循环
增益 的 这 ad711 家族 assures 12-位 精度 在 这 全部
运行 温度 范围.
这 极好的 高-速 效能 的 这 ad711 是 显示 在
这 oscilloscope photos 的 图示 25. 度量 是 带去
使用 一个 低 输入 电容 放大器 连接 直接地 至 这
summing 接合面 的 这 ad711 – 两个都 photos 显示 这 worst
情况 situation: 一个 全部-规模 输入 转变. 这 dac’s 4 k
Ω
[10 k
Ω
8 k
Ω
= 4.4 k
Ω
] 输出 阻抗 一起 和 一个 10 k
Ω
反馈 电阻 生产 一个 运算 放大 噪音 增益 的 3.25. 这
电流 输出 从 这 dac 生产 一个 10 v 步伐 在 这 运算
放大 输出 (0 至 –10 v 图示 25a, –10 v 至 0 v 图示 25b.)
因此, 和 一个 完美的 运算 放大, 安排好 至
±
1/2 lsb (
±
0.01%)
需要 那 375
µ
v 或者 较少 呈现 在 这 summing 接合面.
这个 意思 那 这 错误 在 这 输入 和 输出 (那
电压 这个 呈现 在 这 ad711 summing 接合面) 必须 是
较少 比 375
µ
v. 作 显示 在 图示 25, 这 总的 安排好 时间
为 这 ad711/ad565 结合体 是 1.2 microseconds.
图示 24.
±
10 v 电压 输出 双极 dac
图示 25. 安排好 特性 为 ad711 和 ad565a
一个. (全部-规模 负的 转变)
b. (全部-规模 积极的 转变)