首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:124160
 
资料名称:ADP3181
 
文件大小: 541.36K
   
说明
 
介绍:
5-Bit or 6-Bit Programmable 2-,3-,4-Phase Synchronous Buck Controller
 
 


: 点此下载
  浏览型号ADP3181的Datasheet PDF文件第8页
8
浏览型号ADP3181的Datasheet PDF文件第9页
9
浏览型号ADP3181的Datasheet PDF文件第10页
10
浏览型号ADP3181的Datasheet PDF文件第11页
11

12
浏览型号ADP3181的Datasheet PDF文件第13页
13
浏览型号ADP3181的Datasheet PDF文件第14页
14
浏览型号ADP3181的Datasheet PDF文件第15页
15
浏览型号ADP3181的Datasheet PDF文件第16页
16
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
ADP3181
rev. 一个 | 页 12 的 24
软 开始
这 电源-在 ramp 向上 时间 的 这 输出 电压 是 设置 和 一个
电容 和 电阻 在 并行的 从 这 延迟 管脚 至
地面. 这 rc 时间 常量 也 确定 这 电流 限制
获得-止 时间 作 explained 在 这 下列的 部分. 在 uvlo 或者
当 en 是 一个 逻辑 低, 这 延迟 管脚 是 使保持 在 地面. 之后
这 uvlo 门槛 是 reached 和 en 是 一个 逻辑 高, 这
延迟 电容 是 charged 向上 和 一个 内部的 20 µa 电流
源. 这 输出 电压 跟随 这 ramping 电压 在 这
延迟 管脚, 限制的 这 inrush 电流. 这 软 开始 时间
取决于 在 这 值 的 vid dac 和 c
DLY
, 和 一个 secondary
效应 从 r
DLY
. 谈及 至 这产品部分 为 详细地
信息 在 设置 c
DLY
.
如果 也 en 是 带去 低 或者 v
CC
drops 在下 uvlo, 这 延迟
电容 是 重置 至 地面 至 是 准备好 为 另一 软 开始
循环.
图示 8显示 这 典型 开始-向上 波形 为 这
adp3181.
图示 8. 典型 开始-向上 波形, 频道 1: pwrgd, 频道 2: csref,
频道 3: 延迟, 频道 4: 竞赛
电流 限制, 短的 电路, 和 获得-止
保护
这 adp3181 比较 一个 可编程序的 电流 限制 选点
至 这 电压 从 这 输出 的 这 电流 sense 放大器.
这 水平的 的 电流 限制 是 设置 和 这 电阻 从 这
ilimit 管脚 至 地面. 在 正常的 运作, 这 电压 在
ilimit 是 3 v. 这 电流 通过 这 外部 电阻 是 inter-
nally scaled 至 给 一个 电流 限制 门槛 的 10.4 mv/µa. 如果
这 区别 在 电压 在 csref 和 cscomp rises
在之上 这 电流 限制 门槛, 这 内部的 电流 限制
放大器 控制 这 内部的 竞赛 电压 至 维持 这
平均 输出 电流 在 这 限制.
之后 这 限制 是 reached, 这 3 v 拉-向上 在 这 延迟 管脚 是
disconnected, 和 这 外部 延迟 电容 是 释放
通过 这 外部 电阻. 一个 比较器 monitors 这
延迟 电压 和 shuts 止 这 控制 当 这 电压
drops 在下 1.8 v. 这 电流 限制 获得-止 延迟 时间 是 因此
设置 用 这 rc 时间 常量 discharging 从 3 v 至 1.8 v. 这
产品部分 discusses 这 选择 的 c
DLY
和 r
DLY
.
自从 这 控制 持续 至 循环 这 阶段 在 这
获得-止 延迟 时间, 这 控制 returns 至 正常的 运作
如果 这 短的 是 移除 在之前 这 1.8 v 门槛 是 reached.
这 恢复 典型的 取决于 在 这 状态 的 pwrgd. 如果
这 输出 电压 是 在里面 这 pwrgd window, 这 控制
重新开始 正常的 运作. 不管怎样, 如果 一个 短的 电路 有
造成 这 输出 电压 至 漏出 在下 这 pwrgd 门槛,
然后 一个 软 开始 循环 是 initiated.
这 获得-止 函数 能 是 重置 用 removing 和 reapplying
V
CC
至 这 adp3181, 或者 用 拉 这 en 管脚 低 为 一个 短的
时间. 至 使不能运转 这 短的 电路 获得-止 函数, 这 外部
电阻 至 地面 应当 是 left 打开 和 一个 高 值 (>1 mΩ)
电阻 应当 是 连接 从 延迟 至 vcc. 这个
阻止 这 延迟 电容 从 discharging 所以 这 1.8 v
门槛 是 从不 reached. 这 电阻 有 一个 impact 在 这
软 开始 时间 因为 这 电流 通过 它 adds 至 这
内部的 20 µa 电流 源.
图示 9. overcurrent 获得-止 波形. 频道 1: csref, 频道 2:
延迟, 频道 3: 竞赛, 频道 4: 阶段 1 转变 node
在 开始-向上 当 这 输出 电压 是 在下 200 mv, 一个
secondary 电流 限制 是 起作用的 因为 这 电压 摆动 的
cscomp 不能 go 在下 地面. 这个 secondary 电流
限制 控制 这 内部的 竞赛 电压 至 这 pwm com-
parators 至 2 v. 这个 限制 这 电压 漏出 横过 这 低-一侧
mosfets 通过 这 电流 balance circuitry. 那里 是 也
一个 固有的 每 阶段 电流 限制 那 保护 单独的
阶段 当 一个 或者 更多 阶段 将 停止 起作用 因为
的 一个 faulty 组件. 这个 限制 是 为基础 在 这 最大
正常的-模式 竞赛 电压.
动态 vid
这 adp3181 包含 这 能力 至 dynamically 改变
这 vid 输入 当 这 控制 是 运动. 这个 准许 这
输出 电压 至 改变 当 这 供应 是 运动 和 sup-
plying 电流 至 这 加载. 这个 是 commonly 涉及 至 作
vid-在-这-fly (vid-otf). 一个 vid-otf 能 出现 下面 明亮的
或者 重的 加载 情况. 这 处理器 信号 这 控制
用 changing 这 vid 输入 在 多样的 步伐 从 这 开始
代号 至 这 完成 代号. 这个 改变 能 是 积极的 或者 负的.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com