adum1300/adum1301
rev. c | 页 3 的 20
规格
电的 characteristics—5 v 运作
1
4.5 v ≤ v
DD1
≤ 5.5 v, 4.5 v ≤ v
DD2
≤ 5.5 v; 所有 最小值/最大值 规格 应用 在 这 全部 推荐 运作 范围, 除非 other-
wise 指出; 所有 典型 规格 是 在 t
一个
= 25°c, v
DD1
= v
DD2
= 5 v.
表格 1.
参数 标识 最小值 典型值 最大值 单位 测试 情况
直流 规格
输入 供应 电流, 每 频道, 安静的 I
ddi (q)
0.50 0.53 毫安
输出 供应 电流, 每 频道, 安静的 I
ddo (q)
0.19 0.21 毫安
adum1300, 总的 供应 电流, 三 途径
2
直流 至 2 mbps
V
DD1
供应 电流 I
dd1 (q)
1.6 2.5 毫安 直流 至 1 mhz 逻辑 信号 freq.
V
DD2
供应 电流 I
dd2 (q)
0.7 1.0 毫安 直流 至 1 mhz 逻辑 信号 freq.
10 mbps (brw 和 crw grades 仅有的)
V
DD1
供应 电流 I
dd1 (10)
6.5 8.1 毫安 5 mhz 逻辑 信号 freq.
V
DD2
供应 电流 I
dd2 (10)
1.9 2.5 毫安 5 mhz 逻辑 信号 freq.
90 mbps (crw 等级 仅有的)
V
DD1
供应 电流 I
dd1 (90)
57 77 毫安 45 mhz 逻辑 信号 freq.
V
DD2
供应 电流 I
dd2 (90)
16 18 毫安 45 mhz 逻辑 信号 freq.
adum1301, 总的 供应 电流, 三 途径
2
直流 至 2 mbps
V
DD1
供应 电流 I
dd1 (q)
1.3 2.1 毫安 直流 至 1 mhz 逻辑 信号 freq.
V
DD2
供应 电流 I
dd2 (q)
1.0 1.4 毫安 直流 至 1 mhz 逻辑 信号 freq.
10 mbps (brw 和 crw grades 仅有的)
V
DD1
供应 电流 I
dd1 (10)
5.0 6.2 毫安 5 mhz 逻辑 信号 freq.
V
DD2
供应 电流 I
dd2 (10)
3.4 4.2 毫安 5 mhz 逻辑 信号 freq.
90 mbps (crw 等级 仅有的)
V
DD1
供应 电流 I
dd1 (90)
43 57 毫安 45 mhz 逻辑 信号 freq.
V
DD2
供应 电流 I
dd2 (90)
29 37 毫安 45 mhz 逻辑 信号 freq.
为 所有 模型
输入 电流
I
IA
, i
IB
, i
IC
,
I
E1
, i
E2
–10 +0.01 +10 µa
0 ≤ v
IA
, v
IB
, v
IC
≤ v
DD1
或者 v
DD2
,
0 ≤ v
E1
, v
E2
≤ v
DD1
或者 v
DD2
逻辑 高 输入 门槛
V
IH
, v
EH
2.0 v
逻辑 低 输入 门槛
V
IL
, v
EL
0.8 v
V
dd1,
V
DD2
– 0.1 5.0 V I
Ox
= –20 µa, v
Ix
= v
IxH
逻辑 高 输出 电压
V
OAH
, v
OBH
,
V
OCH
V
dd1,
V
DD2
– 0.4 4.8 V I
Ox
= –4 毫安, v
Ix
= v
IxH
0.0 0.1 v i
Ox
= 20 µa, v
Ix
= v
IxL
0.04 0.1 v i
Ox
= 400 µa, v
Ix
= v
IxL
逻辑 低 输出 电压 V
OAL
, v
OBL
, v
OCL
0.2 0.4 v i
Ox
= 4 毫安, v
Ix
= v
IxL
切换 规格
ADuM130xARW
最小 脉冲波 宽度
3
PW 1000 ns c
L
= 15 pf, cmos 信号 水平
最大 数据 比率
4
1 mbps c
L
= 15 pf, cmos 信号 水平
传播 延迟
5
t
PHL
, t
PLH
50 65 100 ns c
L
= 15 pf, cmos 信号 水平
脉冲波-宽度 扭曲量, |t
PLH
– t
PHL
|
5
PWD 40 ns c
L
= 15 pf, cmos 信号 水平
传播 延迟 skew
6
t
PSK
50 ns c
L
= 15 pf, cmos 信号 水平
频道-至-频道 相一致
7
t
pskcd/od
50 ns c
L
= 15 pf, cmos 信号 水平