ADV7181B
rev. 0 | 页 11 的 96
管脚 非. Mnemonic 类型 函数
21 xtal1 o
这个 管脚 应当 是 连接 至 这 27 mhz crystal 或者 left 作 一个 非 连接 如果 一个 外部
3.3 v, 27 mhz 时钟 振荡器 源 是 使用至 时钟 这 adv7181b. 在 结晶 模式, 这
结晶 必须 是 一个 基本的 结晶.
29
PWRDN
I
一个 逻辑 低 在 这个 管脚 places 这 adv7181b 在 一个 电源-向下 模式. 谈及 至 这 i
2
C
寄存器 maps 部分 为 更多 选项在 电源-向下 模式 为 这 adv7181b.
30 elpf i
这 推荐 外部 循环 过滤 必须 是连接 至 这个 elpf 管脚, 作 显示 在
图示 44.
9 SFL O
subcarrier 频率 锁. 这个 管脚 包含 一个 serial 输出 stream 那能 是 使用 至 锁
这 subcarrier 频率 当 这个 解码器是 连接 至 任何 相似物 设备 数字的
video encoder.
41 REFOUT O
内部的 电压 涉及输出. 谈及 至 图示 44为 一个 推荐 电容
网络 为 这个 管脚.
42 CML O
这 cml 管脚 是 一个 一般模式 水平的 为 这内部的 adcs. 谈及 至 图示 44 为 一个
推荐 电容 网络 为 这个 管脚.
38, 39 capy1, capy2 I
模数转换器’s 电容 网络. 谈及 至 图示44 为 一个 推荐 电容 网络 为
这个 管脚.
44 CAPC2 I
模数转换器’s 电容 网络. 谈及 至 图示44 为 一个 推荐 电容 网络 为
这个 管脚.