8
®
AFE1105
定时 图解
图示 3. 定时 图解.
receive 定时
这 rxsync 信号 控制 portions 的 这 一个/d 转换器’s
decimation 过滤 和 这 数据 输出 定时 的 这 一个/d
转换器. 它 是 发生 在 这 标识 比率 用 这 用户 和
必须 是 同步 和 txclk. 这 rising 边缘 的
rxsync 能 出现 在 这 下落 边缘 的 txclk 或者 它 能 是
shifted 用 这 用户 在 increments 的 1/48 的 一个 标识 时期
至 一个 的 47 分离的 延迟 时间 之后 这 下落 边缘 的
txclk.
这 带宽 的 这 一个/d 转换器 decimation 过滤 是
equal 至 一个 half 的 这 标识 比率. 这 一个/d 转换器 数据
输出 比率 是 2x 这 标识 比率. 这 规格 的 这
afe1105 假设 那 一个 一个/d 转换器 输出 是 使用 每
标识 时期 和 这 其它 interpolated 输出 是 ignored.
这 receive 定时 图解 在之上 suggests 使用 这
rxsync 脉冲波 至 读 这 第一 数据 输出 在 一个 标识
时期. 也 数据 输出 将 是 使用. 两个都 数据 输出
将 是 使用 为 更多 有伸缩性的 邮递-处理.
t
tx1
t
tx2
t
tx1
/4
t
tx1
/2
(n + 25.5) t
tx1
/48
(n + 1.5) t
tx1
/48
数据 1 数据 1a 数据 2
3t
tx1
/4
txCLK
transmit 定时
txDAT
(+3 标识)
txdat (+1 标识)
txdat (–1 标识)
txdat (–3 标识)
rxSYNC
receive 定时
rxd13 - rxd0
t
tx1
/24 最小值
nt
tx1
/48± t
tx1
/96
20ns
20ns
注释: (1) 任何 transmit sequence 不 显示 将 结果 在 一个 零 标识. (2) 所有 transitions 是 指定 相关的 至 这 下落 边缘 的
txclk. (3) 最大 容许的 错误 为 任何 txdat 边缘 是 ±t
tx1
/12 (±17.8ns 在 e1 比率; ±26.6ns 在 t1 rate). (4) 两个都 txdat 输入 是
读 用 这 afe1103 在 1/8, 3/8, 和 5/8 的 一个 标识 时期 从 这 rising 边缘 的 txclk. (5) rxsync 能 变换 至 一个 的 48 分离的
延迟 时间 从 这 下落 边缘 的 txclk. (6) 它 是 推荐 那 rxd13 - rxd0 是 读 在 这 rising 边缘 的 rxsync.
20ns
20ns