CS4340A
6 DS590PP2
3. 产品
3.1 Upgrading 从 这 CS4340 至 这 CS4340A
这 CS4340A 是 管脚 和 functionally 兼容 和 所有 CS4340 设计, 运行 在 这 标准 音频的
样本 比率, 那 使用 管脚 3 作 一个 串行 时钟 输入. 在 增加 至 这 特性 的 这 cs4340, 这 CS4340A
支持 标准 样本 比率 向上 至 192 khz, 作 好 作 自动 模式 发现 为 样本 比率 是-
tween 4 和 200 khz. 这 自动 模式 发现 特性 准许 样本 比率 改变 在 单独的,
翻倍 和 四方形-速 模式 没有 外部 intervention.
这 CS4340A 做 不 支持 一个 内部的 串行 时钟 模式, 样本 比率 在 50 kHz 和 84 kHz 或者
de-emphasis 为 32 和 48 khz, 作 做 这 cs4340.
3.2 样本 比率 范围/运算的 模式 发现
这 设备 运作 在 一个 的 三 运算的 模式. 它 将 自动-发现 这 准确无误的 模式 当 这 输入
样本 比率 (f
s
), 定义 用 这 LRCK 频率, falls 在里面 一个 的 这 范围 illustrated 在 表格 1. sam-
ple 比率 外部 这 指定 范围 为 各自 模式 是 不 supported.
3.3 系统 Clocking
这 设备 需要 外部 一代 的 这 主控 (mclk), left/正确的 (lrck) 和 串行 (sclk)
clocks. 这 lrck, 定义 也 作 这 输入 样本 比率 (f
s
), 必须 是 synchronously 获得 从 这
MCLK 符合 至 指定 ratios. 这 指定 ratios 的 MCLK 至 lrck, along 和 一些 标准
音频的 样本 比率 和 这 必需的 MCLK 频率, 是 illustrated 在 Tables 2-4.
输入 样本 比率 (f
S
)模式
4 kHz - 50 kHz 单独的-速 模式
84 kHz - 100 kHz 翻倍-速 模式
170 kHz - 200 kHz 四方形-速 模式
表格 1. CS4340A 自动-发现