asahi kasei [AK4352]
m0040-e-02 2000/11
- 2 -
订货 手册
AK4352VT -40
∼
+85
°
C 16pin tssop (0.65mm 程度)
AKD4352 evaluation 板
管脚 布局
1MCLK
PD
SDATA
BICK
DIF0
DIF1
DEM
顶
视图
2
3
4
5
6
7
8
CKS
VCML
AOUTR
AOUTL
VCMR
VREF
VDD
VSS
16
15
14
13
12
11
10
9
LRCK
管脚/函数
非. 管脚 名字 i/o 函数
1 MCLK I 主控 时钟 管脚
2PD I
电源-向下 管脚
当 在 “l”, 这 ak4352 是 在 电源-向下 模式 和 是 使保持 在 重置.
这 ak4352 应当 总是 是 重置 在之上 电源-向上.
3 BICK I
串行 位 输入 时钟 管脚
这个 时钟 是 使用 至 获得 音频的 数据.
4 SDATA I 音频的 数据 输入 管脚
5 LRCK I
l/r 时钟 管脚
这个 输入 确定 这个 音频的 频道 是 目前 正在 输入 在
SDATA
管脚.
6
7
DIF0
DIF1
I
I
数字的 输入 format 管脚
这些 管脚 选择 一个 的 四 输入 模式.
8 DEM I
de-emphasis 使能 管脚
当 在 “h”, de-emphasis 的 fs=44.1khz 是 使能.
9 VSS - 地面 管脚
10 VDD - 电源 供应 管脚
11 VREF I
涉及 电压 输入 管脚
正常情况下 连接 至 vdd.
12 VCMR O rch 一般 电压 管脚
13 AOUTR O rch 相似物 输出 管脚
14 AOUTL O lch 相似物 输出 管脚
15 VCML O lch 一般 电压 管脚
16 CKS I
主控 时钟 选择 管脚
“l”: 256fs “h”: 384fs
便条: 所有 输入 管脚 应当 不 是 left floating.