首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:131846
 
资料名称:ALC202
 
文件大小: 598.76K
   
说明
 
介绍:
AC’97 Audio CODEC
 
 


: 点此下载
  浏览型号ALC202的Datasheet PDF文件第1页
1
浏览型号ALC202的Datasheet PDF文件第2页
2

3
浏览型号ALC202的Datasheet PDF文件第4页
4
浏览型号ALC202的Datasheet PDF文件第5页
5
浏览型号ALC202的Datasheet PDF文件第6页
6
浏览型号ALC202的Datasheet PDF文件第7页
7
浏览型号ALC202的Datasheet PDF文件第8页
8
浏览型号ALC202的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
初步的
avance 逻辑, 公司
ALC202
-
3 - rev0.62
http://www.realtek.com.tw
CD-l I 18 cd 音频的 left 频道 相似物 输入 (1vrms)
CD- I 19 cd 音频的 相似物 相似物 输入 (1vrms)
CD-r I 20 cd 音频的 正确的 频道 相似物 输入 (1vrms)
MIC1 I 21 第一 mic 输入 相似物 输入 (1vrms)
MIC2 I 22 第二 mic 输入 相似物 输入 (1vrms)
线条-l I 23 线条 输入 left 频道 相似物 输入 (1vrms)
线条-r I 24 线条 输入 正确的 频道 相似物 输入 (1vrms)
线条-OUTL O 35 线条-输出 left 频道 alc202: 相似物 输出 没有 运算-放大 (1.0vrms)
alc202a: 相似物 输出 和 运算-放大 (1.4vrms)
线条-OUTR O 36 线条-输出 正确的 频道 alc202: 相似物 输出 没有 运算-放大 (1.0vrms)
ALc202a: 相似物 输出 和 运算-放大 (1.4vrms)
hp-输出-l O 39 headphone 输出left (alc202)
真实-线条-输出-left (alc202a)
alc202: 相似物 输出 和 运算-放大
alc202a: 相似物 输出 没有 运算-放大
hp-输出-r O 41 headphone 输出left (alc202)
真实-线条-输出-left (一个lc202a)
alc202: 相似物 输出 和 运算-放大
alc202a: 相似物 输出 没有 运算-放大
MONO-输出 O 37 扬声器 phone 输出 相似物 输出 (1vrms)
2.3 过滤/references: 7 管脚
名字 类型 管脚 非 描述 典型的 定义
VREF 27 涉及 电压 1uf 电容 至 相似物 地面
VREFOUT O 28 ref. 电压 输出 和 8ma 驱动 相似物 输出 (2.25v2.75v)
AFILT1 29 模数转换器 反对-aliasing 过滤 电容 1000pf 电容 至 相似物 地面.
AFILT2 30 模数转换器 反对-aliasing 过滤 电容 1000pf 电容 至相似物 地面.
VRAD 31 模数转换器 涉及 电压 电容 1uf 电容 至 相似物 地面
VRDA 32 dac 涉及 电压 电容 1uf 电容 至 相似物 地面
2.4 电源/地面: 8 管脚
名字 类型 管脚 非 描述 典型的 定义
AVDD1 I 25 相似物 vdd (5.0v 或者 3.3v)
AVDD2 I 38 相似物 vdd (5.0v 或者 3.3v)
AVSS1 I 26 相似物 地
AVSS2 I 42 相似物 地
DVDD1 I 1 数字的 vdd (3.3v)
DVDD2 I 9 数字的 vdd (3.3v)
DVSS1 I 4 数字的 地
DVSS2 I 7 数字的 地
2.5 其他: 1 管脚
名字 类型 管脚 非 描述 典型的 定义
测试 O 48 输出 dac 时钟 和 模数转换器 时钟 数字的 管脚 shared 和 spdifo
NC 33,40,34 非 连接.
2.6 结晶 (时钟) 源 选择: 1 管脚
名字 类型 管脚 非 描述 典型的 定义
XTLSEL I 46a 结晶 选择 内部的 拉 高 用 一个 50k 电阻.
xtlsel:
xtlsel=floating, 这 时钟 源 是 24.576mhz 结晶 或者 外部 时钟. (default)
xtlsel=拉 低, 选择 14.318mhz
à
24.576mhz 数字的 pll
这 default 状态 的 mx7a.15 如果 电源 在latched inversely 从 xtlsel
.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com