am186/188es 和 am186/188eslv 微控制器 11
初步的
connects 至 这 数据 输入 和 输出, 和 这 碎片
选择 连接 至 这 记忆 碎片-选择 输入.
这 rd
输出 connects 至 这 sram 输出 使能
(oe
) 管脚 为 读 行动. 写 行动 使用 这
字节-写 使能 连接 至 这 sram 写
使能 (我们
) 管脚.
这 例子 设计 使用 2-mbit 记忆 技术
(256 kbytes) 至 全部地 populate 这 有 地址
空间. 二 flash prom 设备 提供 512 kbytes 的
nonvolatile 程序 存储, 和 二 静态的 内存
设备 提供 512 kbytes 的 数据 存储 范围.
comparing 这 es 至 这 80c186
图示 1 显示 一个 例子 系统 使用 一个 40-mhz
am186es 微控制器. 图示 2 显示 一个
comparable 系统 implementation 和 一个 80c186.
因为 的 它的 更好的 integration, 这 am186es
微控制器 系统 做 不 需要 这 支持
设备 那 是 必需的 在 这 80c186 例子
系统. 在 增加, 这 am186es 微控制器
提供 significantly 更好的 效能 和 它的 40-
mhz 时钟 比率.
图示 2. 80c186 微控制器 例子 系统 设计
comparing 这 es 至 这 emTABLE1
对照的 至 这 am186em 和 am188em
微控制器, 这 am186es 和 am188es
微控制器 有 这 下列的 额外的 特性:
二 全部-featured 异步的 串行 端口
这 能力 至 使用 dma 至 和 从 这 串行 端口
二 额外的 外部 中断 信号
增强 至 这 看门狗 计时器 至 改进 它的
安全 和 符合实际
一个 脉冲波 宽度 demodulation 选项
一个 数据 strobe 总线 接口 选项 为 den
ardy 符合实际 是 changed 至 准许 两个都 edges
的 ardy 至 是 异步的 至 这 时钟
一个 选项 至 有 所有 mcs 空间 asserted 通过
MCS
0
在 这 am186es 微控制器, 静态的 总线 sizing
准许 ucs 空间 至 使用 一个 16-位 数据 总线, 当
lcs 空间 能 是 也 8-位 或者 16-位. 所有 非-
ucs 和 非-lcs 记忆 和 i/o accesses 能
是 8-位 或者 16-位. 这个 能力 是 有 仅有的 在
这 am186es 微控制器; 这 am188es 微观的-
控制 有 一个 uniform 8-位 进入 宽度.
这 同步的 串行 接口 是 移除
在 这 es, 行 地址 是 不 驱动 在 dram
refreshes
二 异步的 串行 端口
这 am186es 和 am188es 微控制器 有
二 完全同样的 异步的 串行 端口. 各自 串行
UCS
WR
我们
OE
CS
AD15–AD0
ALE
40-mhz
结晶
地址
数据
计时器 0–2
INT3
dma 0–1
CLKOUT
20 mhz
X2
X1
SRAM
我们
我们
地址
数据
OE
CS
RD
LCS
BHE
A0
PAL
获得
PCS0
获得
串行
端口
rs-232
水平的
转换器
INT2–INT0
PIOs
Am29F200
Flash