7
AUTOMOTIVE
®
PRoduct 预告(展)
3.0 信号
表格 4. 信号 描述
名字 类型 描述
ach7:2 I 相似物 途径
这些 信号 是 相似物 输入 至 这 一个/d 转换器.
这 一个/d 输入 share 包装 管脚 和 端口 0. 这些 管脚 将 individually 是
使用 作 相似物 输入 (ach
x
) 或者 数字的 输入 (p0.
y
). 当 它 是 可能 为 the
管脚 至 函数 同时发生地 作 相似物 和 数字的 输入, 这个 是 不
推荐 因为 读 端口 0 当 一个 转换 是 在 处理 能
生产 unreliable 转换 结果.
这 angnd 和 v
REF
管脚 必须 是 连接 为 这 一个/d 转换器 和 端口 0
至 函数.
ach7:2 share 包装 管脚 和 这 下列的 信号: ach2/p0.2, ach3/p0.3,
ach4/p0.4/pmode.0, ach5/p0.5/pmode.1, ach6/p0.6/pmode.2, 和
ach7/p0.7/pmode.3.
ad15:0 i/o 地址/数据 线条
这些 管脚 提供 一个 多路复用 地址 和 数据 总线. 在 这 地址
阶段 的 这 总线 循环, 地址 位 0–15 是 提交 在 这 总线 和 能 是
latched 使用 ale 或者 adv#. 在 这 数据 阶段, 8- 或者 16-位 数据 是
transferred.
ad7:0 share 包装 管脚 和 p3.7:0 和 pbus.7:0; ad15:8 share 包装
管脚 和 p4.7:0 和 pbus.15:8.
ADV# O 地址 有效的
这个 起作用的-低 输出 信号 是 asserted 仅有的 在 外部 记忆
accesses. adv# indicates 那 有效的 地址 信息 是 有 在 这
系统 地址/数据 总线. 这 信号 仍然是 低 当 一个 有效的 总线 循环 是 在
progress 和 是 returned 高 作 soon 作 这 总线 循环 完成.
一个 外部 获得 能 使用 这个 信号 至 demultiplex 这 地址 从 这
地址/数据 总线. 一个 解码器 能 也 使用 这个 信号 至 发生 碎片 选择
为 外部 记忆.
adv# shares 一个 包装 管脚 和 p5.0 和 ale.
AINC# I 自动 increment
在 从动装置 程序编制, 这个 起作用的-低 输入 使能 这 自动-increment
特性. (自动 increment 准许 读 或者 writing 的 sequential otprom
locations, 没有 需要 地址 transactions 一个交叉 这 pbus 为 各自
读 或者 写.) ainc# 是 抽样 之后 各自 location 是 编写程序 或者 dumped.
如果 ainc# 是 asserted, 这 地址 是 incremented 和 这 next 数据 文字 是
编写程序 或者 dumped.
ainc# shares 包装 管脚 和 p2.4 和 rxj1850.
ALE O 地址 获得 使能
这个 起作用的-高 输出 信号 是 asserted 仅有的 在 外部 记忆 循环.
ale 信号 这 开始 的 一个 外部 总线 循环 和 indicates 那 有效的 地址
信息 是 有 在 这 系统 地址/数据 总线.
一个 外部 获得 能 使用 这个 信号 至 demultiplex 这 地址 从 这
地址/数据 总线.
ale shares 一个 包装 管脚 和 p5.0 和 adv#.