首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:138478
 
资料名称:IDT49C465APQF
 
文件大小: 402.45K
   
说明
 
介绍:
32-BIT FLOW-THRU ERROR DETECTION AND CORRECTION UNIT
 
 


: 点此下载
  浏览型号IDT49C465APQF的Datasheet PDF文件第3页
3
浏览型号IDT49C465APQF的Datasheet PDF文件第4页
4
浏览型号IDT49C465APQF的Datasheet PDF文件第5页
5
浏览型号IDT49C465APQF的Datasheet PDF文件第6页
6

7
浏览型号IDT49C465APQF的Datasheet PDF文件第8页
8
浏览型号IDT49C465APQF的Datasheet PDF文件第9页
9
浏览型号IDT49C465APQF的Datasheet PDF文件第10页
10
浏览型号IDT49C465APQF的Datasheet PDF文件第11页
11
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
11.7 7
idt49c465/一个
32-位 流动-thru 错误 发现 和 纠正 单位 军队 和 商业的 温度 范围
管脚 描述
标识 i/o 名字 和 函数
i/o buses 和 控制
SD
0-7
i/o
系统 数据 总线
: 数据 从 md
0-31
呈现 在 这些 管脚 corrected 如果 模式 2-0 = x11, 或者 uncor-
SD
8-15
rected 在 这 其它 模式. 这 是
n
输入 必须 是 高 和 这
SOE
管脚 必须 是 低 至 使能 这 sd
SD
16-23
输出 缓存区 在 一个 读 循环. (也, 看 diagnostic 部分.)
SD
24-31
独立的 i/o 记忆 系统:
在 一个 写 或者 partial-写 循环, 这 字节 不-至-是-修改 是 输出 在
SD
n
至 n+7 为 re-writing 至 记忆, 如果 是
n
是 高 和
SOE
是 低. 这 新 字节 至 是 写 至 记忆
是 输入 在 这 sd
n
管脚, 为 writing checkbits 至 记忆, 如果 是
n
是 低.
bi-directional 记忆 系统:
在 一个 写 或者 partial-写 循环, 这 字节 不-至-是-修改 是 re-directed
至 这 md i/o 管脚, 如果 是
n
是 高, 为 checkbit 一代 和 rewriting 至 记忆 通过 这 md i/o 管脚.
SOE
必须 是 高 至 避免 enabling 这 输出 驱动器 至 这 系统 总线 在 这个 模式. 这 新 字节 至 是 写
是 输入 在 这 sd
n
管脚 为 checkbit 一代 和 writing 至 记忆. 是
n
必须 是 低 至 直接 输入
数据 从 这 系统 数据 总线 至 这 md i/o 管脚 为 checkbit 一代 和 writing 至 这 checkbit 记忆.
SLE I
系统 获得 使能
: sle 是 一个 输入 使用 至 获得 数据 在 这 sd 输入. 这 获得 是 transparent 当
sle 是 高; 这 数据 是 latched 当 sle 是 低.
PLE
I
pipeline 获得 使能
:
PLE
是 一个 输入 这个 控制 一个 pipeline 获得, 这个 控制 数据 至 是 输出 在
这 sd 总线 和 这 md 总线 在 字节 merges. 使用 的 这个 获得 是 optional. 这 获得 是 transparent 当
PLE
是 低; 这 数据 是 latched 当
PLE
是 高.
SOE
I
系统 输出 使能
: 当 低, 使能 系统 输出 驱动器 和 parity 输出 驱动器 如果 correspond-
ing 字节 使能 输入 是 高.
0-3
I
字节 使能
: 在 系统 使用 独立的 i/o 记忆 buses, 是
n
是 使用 至 使能 这 sd 和 parity
输出 为 字节 n. 这 是
n
管脚 也 控制 这 “byte mux”. 当 是
n
是 高, 这 corrected 或者 uncorrected
数据 从 这 记忆 数据 获得 是 directed 至 这 md i/o 管脚 和 使用 为 checkbit 一代 为 字节
n. 这个 是 使用 在 partial-文字-写 行动 或者 在 纠正 循环. 当 是
n
是 低, 这 数据 从
这 系统 数据 获得 是 directed 至 这 md i/o 管脚 和 使用 为 checkbit 一代 为 字节 n.
0
控制 sd
0-7
2
控制 sd
16-23
1
控制 sd
8-15
3
控制 sd
24-31
MD
0-31
i/o
记忆 数据 总线:
这些 i/o 管脚 接受 一个 32-位 数据 文字 从 主要的 记忆 为 错误 发现 和/
或者 纠正. 它们 也 输出 corrected old 数据 或者 新 数据 至 是 写 至 主要的 记忆 当 这 edc
单位 是 使用 在 一个 bi-directional 配置.
MLE I
记忆 获得 使能
: mle 是 使用 至 获得 数据 从 这 md 输入 和 checkbits 从 这 cbi 输入.
这 获得 是 transparent 当 mle 是 高; 数据 是 latched 当 mle 是 低. 当 identified 作 这 upper
slice 在 一个 64-位 cascade, 这 checkbit 获得 是 绕过.
MOE
I
记忆 输出 使能
:
MOE
使能 记忆 数据 总线 输出 驱动器 当 低.
P
0-3
i/o
parity i/o
: 这 parity i/o 管脚 为 字节 0 至 3. 这些 管脚 输出 这 parity 的 它们的 各自的 字节 当
那 字节 是 正在 输出 在 这 sd 总线. 这些 管脚 也 提供 作 parity 输入 和 是 使用 在 generating
这 parity 错误 (
PERR
) 信号 下面 确实 情况 (看 字节 使能 定义). 这 parity 是 odd 或者
甚至 取决于 在 这 状态 的 这 parity 选择 管脚 (psel).
PSEL I
parity 选择
: 如果 这 parity 选择 管脚 是 低, 这 parity 是 甚至.
如果 这 parity 选择 管脚 是 高, 这 parity 是 odd.
输入
CBI
0-7
I
checkbits-在
(00) checkbits-在-1 (10) partial-syndrome-在 (11):
在 一个 单独的 edc 系统 或者 在 这 更小的 slice 的 一个 倾泻 edc 系统, 这些 输入 接受 这 checkbits
从 这 checkbit 记忆. 在 这 upper slice 在 一个 倾泻 edc 系统, 这些 输入 接受 这 “partial-
syndrome” 从 这 更小的 slice (发现/准确无误的 path).
PCBI
0-7
I
partial-checkbits-在
(10) partial-checkbits-在 (11):
在 一个 单独的 edc 系统, 这些 输入 是 unused 但是 应当 不 是 允许 至 float. 在 一个 倾泻 edc
系统, 这 “partial-checkbits” 使用 用 这 更小的 slice 是 accepted 用 这些 输入 (纠正 path 仅有的).
在 这 upper slice 的 一个 倾泻 edc 系统, “partial-checkbits” 发生 用 这 更小的 slice 是 accepted
用 这些 输入 (发生 path).
代号 id
1,0
I
代号 identity
: 输入 这个 identify 这 slice 位置/ 函数的 模式 的 这 idt49c465.
(00) 单独的 32-位 edc 单位 (10) 更小的 slice 的 一个 64-位 cascade
(01) 64-位 “checkbit-发生-only” 单位 (11) upper slice 的 一个 64-位 cascade
2552 tbl 01
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com