首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:139881
 
资料名称:AD8091ART-REEL7
 
文件大小: 229.14K
   
说明
 
介绍:
Low-Cost, High-Speed Rail-to-Rail Amplifiers
 
 


: 点此下载
  浏览型号AD8091ART-REEL7的Datasheet PDF文件第7页
7
浏览型号AD8091ART-REEL7的Datasheet PDF文件第8页
8
浏览型号AD8091ART-REEL7的Datasheet PDF文件第9页
9
浏览型号AD8091ART-REEL7的Datasheet PDF文件第10页
10

11
浏览型号AD8091ART-REEL7的Datasheet PDF文件第12页
12
浏览型号AD8091ART-REEL7的Datasheet PDF文件第13页
13
浏览型号AD8091ART-REEL7的Datasheet PDF文件第14页
14
浏览型号AD8091ART-REEL7的Datasheet PDF文件第15页
15
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
–11–
ad8091/ad8092
rev. 一个
布局, grounding, 和 bypassing
仔细考虑
电源 供应 bypassing
电源 供应 管脚 是 的确 输入 和 小心 必须 是 带去
所以 那 一个 噪音-自由 稳固的 直流 电压 是 应用. 这 目的 的
绕过 电容 是 至 create 低 阻抗 从 这 供应 至
地面 在 所有 发生率, 因此 shunting 或者 过滤 一个 majority
的 这 噪音.
解耦 schemes 是 设计 至 降低 这 bypassing imped-
ance 在所有 发生率 和 一个 并行的 结合体 的 电容.
0.01
µ
f 或者 0.001
µ
f (x7r 或者 npo) 碎片 电容 是 核心的
和 应当 是 作 关闭 作 可能 至 这 放大器 包装. 大
碎片 电容, 此类 作 这 0.1
µ
f 电容, 能 是 shared among
一个 few closely 排列 起作用的 组件 在 这 一样 信号 path.
一个 10
µ
f tantalum 电容 是 较少 核心的 为 高-频率
bypassing 和, 在 大多数 具体情况, 仅有的 一个 每 板 是 需要 在
这 供应 输入.
Grounding
一个 地面 平面 layer 是 重要的 在 densely packed pc boards 至
展开 这 电流 降低 parasitic inductances. 不管怎样,
一个 understanding 的 在哪里 这 电流 flows 在 一个 电路 是 核心的
至 implementing 有效的 高-速 电路 设计. 这 长度
的 这 电流 path 是 直接地 均衡的 至 这 巨大 的
parasitic inductances 和 因此 这 高-频率 阻抗 的
这 path. 高-速 电流 在 一个 inductive 地面 返回 将
create 一个 unwanted 电压 噪音.
这 长度 的 这 高-频率 绕过 电容 leads 是 大多数
核心的. 一个 parasitic 电感 在 这 绕过 grounding 将 工作
相反 这 低 阻抗 创建 用 这 绕过 电容. 放置
这 地面 leads 的 这 绕过 电容 在 这 一样 物理的
location. 因为 加载 电流 流动 从 这 供应 作 好,
这 地面 为 这 加载 阻抗 应当 是 在 这 一样 物理的
location 作 这 绕过 电容 grounds. 为 这 大 值
电容, 这个 是 将 至 是 有效的 在 更小的 frequencies,
这 电流 返回 path 距离 是 较少 核心的.
输入 电容
along 和 bypassing 和 地面, 高-速 放大器 能 是
敏感的 至 parasitic 电容 在 这 输入 和 地面.
一个 few pf 的 电容 将 减少 这 输入 阻抗 在 高
发生率, 在 转变 增加 这 放大器
s 增益, 造成 peaking
的 这 频率 回馈 或者 甚至 振动, 如果 severe足够的.
它 是 推荐 那 这 外部 被动的 组件, 这个
是 连接 至 这 输入 管脚, 是 放置 作 关闭 作 可能 至
这 输入 至 避免 parasitic 电容. 这 地面 和 电源
平面 必须 是 保持 在 一个 距离 的 在 least 0.05 mm 从 这
输入 管脚 在 所有 layers 的 这 板.
输入-至-输出 连接
这 输入 和 输出 信号 查出 应当 不 是 并行的 至 迷你-
mize 电容的 连接 在 这 输入 和 输出, avoiding
任何 积极的 反馈.
驱动 电容的 负载
一个 高级地 电容的 加载 将 react 和 这 输出 的 这 amplifiers,
造成 一个 丧失 在 阶段 余裕 和 subsequent peaking 或者 甚至
振动, 作 illustrated 在 计算数量 2 和 3. 那里 是 二
方法 至 effectively 降低 它的 效应.
1. 放 一个 小 值 电阻 在 序列 和 这 输出 至 分开
这 加载 电容 从 这 放大器
输出 平台.
2. 增加 这 阶段 余裕 和 高等级的 噪音 增益 或者 用 adding 一个
柱子 和 一个 并行的 电阻 和 电容 从
在 至 这 输出.
频率
MHz
500
0.1 1 10 100
V
S
= +5v
g = +1
R
L
= 2k
C
L
= 50pf
V
O
= 200mv p-p
8
6
4
2
0
2
4
6
8
10
增益
dB
图示 2. 关闭-循环 频率 回馈: c
L
= 50 pf
2.60v
2.55v
2.50v
2.45v
2.40v
p
图示 3. 200 mv 步伐 回馈: c
L
= 50 pf
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com