AT73C500
4
at73c502 差别的-结束 模数转换器
图示 4.
qfp-44 包装 管脚 布局
Power
供应
管脚 管脚 i/o 描述
VDA
12, 13,
29, 30
PWR
相似物 供应, 积极的, +5v
VSA
10, 11,
27, 28
PWR
相似物 供应, 负的, 0v
AGND 6 PWR
相似物 地面 涉及
输出
VREF 8 PWR 涉及 电压 输出
VCC 3, 4 PWR 数字的 供应, 积极的, +5v
地 32 PWR 数字的 供应, 负的, 0v
结晶
Osc
信号 管脚 i/o 描述
XI 43 I 结晶 振荡器 输入
XO 44 O 结晶 振荡器 输出
相似物
信号 管脚 i/o 描述
VINP1 14 I 输入 至 转换器 #1 (+)
VINN1 15 I 输入 至 转换器 #1 (-)
VINP2 16 I 输入 至 转换器 #2 (+)
VINN2 17 I 输入 至 转换器 #2 (-)
CS
BGD 模式
CLKRCLK
n/cn/cn/c
XI
RESETXO
322
133
4344 42 41 40 39 38 37 36 35 34
数据ACK
FSR
地
31
PD
30
VDA
29
VDA
28
VSA
27
VSA
26
单独的
25
IINN3
24
IINP3
23
IINN2
1312 14 15 16 17 18 19 20 21 22
VCC
3
VCC
4
PFAIL
5
AGND
6
VCIN
7
VREF
8
IADJUST
9
VSA
10
VSA
11
IINN1VINN3VINN2VINN1VDA
IINP2IINP1VINP3VINP2VINP1VDA
VINP3 18 I 输入 至 转换器 #3 (+)
VINN3 19 I 输入 至 转换器 #3 (-)
IINP1 20 I 输入 至 转换器 #4 (+)
IINN1 21 I 输入 至 变换器ter #4 (-)
IINP2 22 I 输入 至 转换器 #5 (+)
IINN2 23 I 输入 至 变换器ter #5 (-)
IINP3 24 I 输入 至 转换器 #6 (+)
IINN3 25 I 输入 至 变换器ter #6 (-)
VCIN 7 I
输入 至 电压 monitoring
块
IADJUST 9 I 必须 是 left floating
数字的
控制
信号 管脚 i/o 描述
BGD 1 I
用-通过 控制 为
涉及 电压
CS 2 I 碎片 选择 输入
PD 31 I
电源 向下 控制 为 一个/d
Modulators
模式 33 I 模式 选择 控制
重置 35 I 重置 输入, 起作用的 高
单独的 26 I
单独的 / 差别的 选择.
· 低: 差别的
· 高 或者 n/c: 单独的-结束
状态
Flags 管脚 i/o 描述
PFAIL 5 O
输出 的 电压 monitoring
块
输出
总线
信号 管脚 i/o 描述
CLK 41 O 主控 时钟 输出
CLKR 39 O 串行 总线 时钟 输出
数据 35 O 串行 数据 输出
FSR 36 O
输出 样本 框架
信号
ACK 37 O
数据 准备好 acknowledge
输出
相似物
信号 管脚 i/o 描述