3
atmega64(l)
2490g–avr–03/04
Overview
这 atmega64 是 一个 低-电源 cmos 8-位 微控制器 为基础 在 这 avr 增强 risc architecture. 用 executing
powerful 说明 在 一个 单独的 时钟 循环, 这 atmega64 achieves throughputs approaching 1 mips 每 mhz, 准许
这 系统 设计者 至 优化 电源 消耗量 相比 处理 速.
块 图解
图示 2.
块 图解
这 avr 核心 结合 一个 rich 操作指南 设置 和 32 一般 目的 working 寄存器. 所有 这 32 寄存器 是 直接地
连接 至 这 arithmetic 逻辑 单位 (alu), 准许 二独立 寄存器 至 是 accessed 在 一个 单独的 操作指南
executed 在 一个 时钟 循环. 这 结果 architecture 是 更多 代号 效率高的 当 实现 throughputs 向上 至 ten 时间
faster 比 常规的 cisc 微控制器.
程序
计数器
内部的
振荡器
看门狗
计时器
堆栈
POINTER
程序
FLASH
mcu 控制
寄存器
SRAM
一般
目的
寄存器
操作指南
寄存器
计时器/
COUNTERS
操作指南
解码器
数据 dir.
reg. PORTB
数据 dir.
reg. PORTE
数据 dir.
reg. PORTA
数据 dir.
reg. PORTD
数据 寄存器
PORTB
数据 寄存器
PORTE
数据 寄存器
PORTA
数据 寄存器
PORTD
定时 和
控制
振荡器
振荡器
中断
单位
可擦可编程只读存储器
SPI
USART0
状态
寄存器
Z
Y
X
ALU
portb 驱动器
porte 驱动器
porta 驱动器
portf 驱动器
portd 驱动器
portc 驱动器
pb0 - pb7pe0 - pe7
pa0 - pa7pf0 - pf7
重置
VCC
AGND
地
AREF
XTAL1
XTAL2
控制
线条
+
-
相似物
比较器
pc0 - pc7
8-位 数据 总线
AVCC
USART1
calib. osc
数据 dir.
reg. PORTC
数据 寄存器
PORTC
在-碎片 debug
jtag tap
程序编制
逻辑
PEN
boundary-
SCAN
数据 dir.
reg. PORTF
数据 寄存器
PORTF
模数转换器
pd0 - pd7
数据 dir.
reg. PORTG
数据 reg.
PORTG
portg 驱动器
pg0 - pg4
2-线 串行
接口