4
ATtiny15L
1187DS
–
12/01
管脚 描述
VCC
供应 电压 管脚.
地
地面 管脚.
端口 b (pb5..pb0)
端口 b 是 一个 6-位 i/o 端口. pb4..0 是 i/o 管脚 那 能 提供 内部的 pull-ups (selected
为 各自 位). pb5 是 输入 或者 打开-流 输出. 这 使用 的 管脚 pb5 是 定义 用 一个 fuse
和 这 特定的 函数 有关联的 和 这个 管脚 是 外部 重置. 这 端口 管脚 是 触发-
陈述 当 一个 重置 情况 变为 起作用的, 甚至 如果 这 时钟 是 不 运动.
端口 b 也 accommodates 相似物 i/o 管脚. 这 端口 b 管脚 和 alternate 功能 是
显示 在 表格 1.
相似物 管脚
向上 至 四 相似物 输入 能 是 选择 作 输入 至 相似物-至-数字的 转换器 (模数转换器).
内部的 oscillators
这 内部的 振荡器 提供 一个 时钟 比率 的 nominally 1.6 mhz 为 这 系统 时钟
(ck). 预定的 至 大 最初的 变化 (0.8 -1.6 mhz) 的 这 内部的 振荡器, 一个 tuning capa-
bility 是 建造 在. 通过 一个 8-位 控制 寄存器
–
OSCCAL
–
这 系统 时钟 比率 能
是 tuned 和 较少 比 1% 步伐 的 这 名义上的 时钟.
那里 是 一个 内部的 pll 那 提供 一个 16x 时钟 比率 锁 至 这 系统 时钟 (ck)
为 这 使用 的 这 附带的 计时器/counter1. 这 名义上的 频率 的 这个 附带的
时钟, pck, 是 25.6 mhz.
表格 1.
端口 b alternate 功能
端口 管脚 alternate 函数
PB0 mosi (数据 输入 线条 为 记忆 downloading)
aref (模数转换器 电压 涉及)
ain0 (相似物 比较器 积极的 输入)
PB1 miso (数据 输出 线条 为 记忆 downloading)
oc1a (计时器/计数器 pwm 输出)
ain1 (相似物 比较器 负的 输入)
PB2 sck (串行 时钟 输入 为 串行 程序编制)
int0 (外部 interrupt0 输入)
adc1 (模数转换器 输入 频道 1)
t0 (计时器/counter0 外部 计数器 输入)
PB3 adc2 (模数转换器 输入 频道 2)
PB4 adc3 (模数转换器 输入 频道 3)
PB5 重置
(外部 重置 管脚)
adc0 (模数转换器 输入 频道 0)