6 x 6mm vfbga 包装 信息
bc41b143a-ds-001pe
这个 材料 是 主题 至csr’s 非-disclosure agreement
生产 信息
© cambridge 硅 无线电 限制 2005
页 11 的 102
_äìÉ`çêÉ
»
QJolj
产品 数据 薄板
测试 和 debug 球 垫子 类型 描述
重置 c7
cmos 输入 和 弱
内部的 拉-向下
重置 如果 高. 输入 debounced, 所以 必须 是
高 为 >5ms 至 导致 一个 重置
resetb d8
cmos 输入 和 弱
内部的 拉-向上
重置 如果 低. 输入 debounced, 所以 必须 是
低 为 >5ms 至 导致 一个 重置
spi_csb c9
cmos 输入 和 弱
内部的 拉-向上
碎片 选择 为 串行 附带的 接口,
起作用的 低
spi_clk c10
cmos 输入 和 弱
内部的-拉-向下
串行 附带的 接口 时钟
spi_mosi c8
cmos 输入 和 弱
内部的 拉-向下
串行 附带的 接口 数据 输入
spi_miso b9
cmos 输出, 触发-状态 和
弱 内部的 拉-向下
串行 附带的 接口 数据 输出
测试_en c6
cmos 输入 和 强
内部的 拉-向下
为 测试 目的 仅有的 (leave unconnected)
pio 端口 球 垫子 类型 描述
pio[2] b3
bi-directional 和
可编程序的 力量
内部的 拉-向上/向下
可编程序的 输入/输出 线条
pio[3] b4
bi-directional 和
可编程序的 力量
内部的 拉-向上/向下
可编程序的 输入/输出 线条
pio[4] e8
bi-directional 和
可编程序的 力量
内部的 拉-向上/向下
可编程序的 输入/输出线条 或者 optionally
bt_priority/ch_clk 输出 为 co-existence
signalling
pio[5] f8
bi-directional 和
可编程序的 力量
内部的 拉-向上/向下
可编程序的 输入/输出线条 或者 optionally
bt_起作用的 输出 为 co-existence signalling
pio[6] f10
bi-directional 和
可编程序的 力量
内部的 拉-向上/向下
可编程序的 输入/输出线条 或者 optionally
wlan_起作用的/ch_数据 输入 为
co-existence signalling
pio[7] f9
bi-directional 和
可编程序的 力量
内部的 拉-向上/向下
可编程序的 输入/输出 线条
pio[8] c5
bi-directional 和
可编程序的 力量
内部的 拉-向上/向下
可编程序的 输入/输出 线条
pio[9] c3
bi-directional 和
可编程序的 力量
内部的 拉-向上/向下
可编程序的 输入/输出 线条
pio[10] c4
bi-directional 和
可编程序的 力量
内部的 拉-向上/向下
可编程序的 输入/输出 线条
pio[11] e3
bi-directional 和
可编程序的 力量
内部的 拉-向上/向下
可编程序的 输入/输出 线条
aio[0] h4 bi-directional programmable 输入/输出 线条
aio[1] h5 bi-directional programmable 输入/输出 线条
aio[2] j5 bi-directional programmable 输入/输出 线条