电的 特性
bc41b143a-ds-001pe
这个 材料 是 主题 至csr’s 非-disclosure agreement
生产 信息
© cambridge 硅 无线电 限制 2005
页 14 的 102
_äìÉ`çêÉ
»
QJolj
产品 数据 薄板
输入/输出 终端 特性
直线的 调整器 最小值 典型值 最大值 单位
正常的 运作
输出 电压 (iload= 70 毫安) 1.70 1.78 1.85 V
温度 系数 -250 - +250 ppm/c
输出 噪音
(1)(2)
- - 1 mv rms
加载 规章制度 (iload < 100 毫安) - - 50 mv/一个
安排好 时间
(1)(3)
- - 50
μ
s
最大 输出 电流 70 - - 毫安
最小 加载 电流 5 - -
μ
一个
输入 电压 - - 4.2
(6)
V
落后 电压 (iload = 70 毫安) - - 350 mV
安静的 电流 (excluding ioad, iload < 1ma) 25 35 50
μ
一个
低 电源 模式
(4)
安静的 电流 (excluding ioad, iload < 100
μ
一个)
4 7 10
μ
一个
无能 模式
(5)
安静的 电流 1.5 2.5 3.5
μ
一个
注释:
为 最佳的 效能 这 vdd_ana 球 调整至 vreg_在 应当 是 使用 为 调整器 输出.
(1)
调整器 输出 连接 至 47nf pure 和 4.7
μ
f 2.2
Ω
等效串联电阻 电容.
(2)
频率 范围 100hz 至 100khz
(3)
1ma 至 70ma 搏动 加载
(4)
低 电源 模式 是 entered 和 exited automatically 当 这 碎片enters/leaves 深的 睡眠 模式.
(5)
调整器 是 无能 当 vreg_en 是 牵引的 低. 它 是 也 无能 当 vreg_在 是 也 打开
电路 或者 驱动 至 这 一样 电压 作 vdd_ana.
(6)
运作 向上 至 5.6v 是 容许的 没有 损坏和 没有 这 输出 电压 rising sufficiently 至
损坏 这 rest 的 bluecore4, 但是输出 规章制度 和 其它 specifications 是 非 变长 有保证的
在 输入 电压 在 excess 的 4.2v.