首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:168948
 
资料名称:MAX536BEWE
 
文件大小: 361.2K
   
说明
 
介绍:
Calibrated, Quad, 12-Bit Voltage-Output DACs with Serial Interface
 
 


: 点此下载
  浏览型号MAX536BEWE的Datasheet PDF文件第8页
8
浏览型号MAX536BEWE的Datasheet PDF文件第9页
9
浏览型号MAX536BEWE的Datasheet PDF文件第10页
10
浏览型号MAX536BEWE的Datasheet PDF文件第11页
11

12
浏览型号MAX536BEWE的Datasheet PDF文件第13页
13
浏览型号MAX536BEWE的Datasheet PDF文件第14页
14
浏览型号MAX536BEWE的Datasheet PDF文件第15页
15
浏览型号MAX536BEWE的Datasheet PDF文件第16页
16
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
max536/max537
_______________详细地 描述
这 max536/max537 包含 四 12-位 电压-输出
dacs 那 是 容易地 addressed 使用 一个 简单的 3-线
串行 接口. 它们 包含 一个 16-位 数据-在/数据-输出
变换 寄存器, 和 各自 dac 有 一个 翻倍-缓冲
输入 composed 的 一个 输入 寄存器 和 一个 dac 寄存器
(看 这
函数的 图解
在 这 front 页).
这 dacs 是 “inverted” r-2r ladder 网络 那
转变 12-位 数字的 输入 在 相等的 相似物 输出-
放 电压 在 份额 至 这 应用 涉及-volt-
age 输入. dac 一个 和 dac b share 这 refab 谈及-
ence 输入, 当 dac c 和 dac d share 这 refcd
涉及 输入. 这 二 涉及 输入 准许 不同的
全部-规模 输出 电压 范围 为 各自 一双 的 dacs.
图示 1 显示 一个 simplified 电路 图解 的 一个 的
这 四 dacs.
涉及 输入
这 二 涉及 输入 接受 积极的 直流 和 交流
信号. 这 电压 在 各自 涉及 输入 sets
这 全部-规模 输出 电压 为 它的 二 correspond-
ing dacs. 这 refab/refcd 电压 范围 是 0v 至
(v
DD
- 4v) 为 这 max536 和 0v 至 (v
DD
- 2.2v) 为 这
max537. 这 输出 电压 v
输出
_ 是 represented 用
一个 digitally 可编程序的 电压 源 作:
V
输出_
= n
B
(v
ref)
/ 4096
在哪里 n
B
是 这 numeric 值 的 这 dac’s 二进制的 输入
代号 (0 至 4095) 和 v
REF
是 这 涉及 voltage.
校准, 四方形, 12-位
电压-输出 dacs 和 串行 接口
12 ______________________________________________________________________________________
______________________________________________________________管脚 描述
管脚 名字 函数
OUTB dac b 输出 电压
2 OUTA dac 一个 输出 电压
3 V
SS
负的 电源 供应
AGND 相似物 地面
5 REFAB 涉及 电压 输入 为 dac 一个 和 dac b
6 DGND 数字的 地面
7
LDAC
8 SDI 串行 数据 输入. 数据 是 shifted 在 一个 内部的 16-位 变换 寄存器 在 sck's rising 边缘.
9
CS
10 SCK
11 SDO
12 REFCD 涉及 电压 输入 为 dac c 和 dac d
13 TP 测试 管脚. 连接 至 v
DD
为 恰当的 运作.
14 V
DD
积极的 电源 供应
15 OUTD dac d 输出 电压
1
4
16 dac c 输出 电压
加载 dac 输入 (起作用的 低). 驱动 这个 异步的 输入 低 transfers 这 内容 的 所有 输入
寄存器 至 它们的 各自的 dac 寄存器.
碎片-选择 输入 (起作用的 低). 一个 低 水平的 在
CS
使能 这 输入 变换 寄存器 和 sdo.
CS
’s rising 边缘, 数据 是 latched 在 这 适合的 寄存器(s).
变换 寄存器 时钟 输入
串行 数据 输出. sdo 是 这 输出 的 这 内部的 变换 寄存器. sdo 是 使能 当
CS
是 低.
为 这 max536, sdo 是 一个 打开-流 输出. 为 这 max537, sdo 有 一个 起作用的 pull-up 至 v
DD
.
OUTC
V
输出
显示 为 所有 1s 在 dac
D0 D9 D10
D11
2R 2R 2R 2R
2R
R R R
REF
AGND
图示 1. simplified dac 电路 图解
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com