DS 数据 strobe 输入
当 MOT = V
CC
, DS 控制 数据 trans-
fer 在 一个 bq3285e/l 总线 循环. 在 一个
读 循环, 这 bq3285e/l 驱动 这 总线 af-
ter 这 rising 边缘 在 ds. 在 一个 写
循环, 这 下落 边缘 在 DS 是 使用 至 获得
写 数据 在 这 碎片.
当 MOT = V
SS
, 这 DS 输入 是 提供
一个 信号 类似的 至 rd, memr, 或者 i/或者 在
一个 intel-为基础 系统. 这 下落 边缘 在
DS 是 使用 至 使能 这 输出 在 一个
读 循环.
r/w
读/写 输入
当 MOT = V
CC
, 这 水平的 在 r/w identi-
fies 这 方向 的 数据 转移. 一个 高
水平的 在 r/w indicates 一个 读 总线 循环,
whereas 一个 低 在 这个 管脚 indicates 一个 写
总线 循环.
当 MOT = V
SS
, r/w 是 提供 一个 sig-
nal 类似的 至 wr, memw, 或者 i/ow 在 一个
intel-为基础 系统. 这 rising 边缘 在
r/w latches 数据 在 这 bq3285e/l.
CS
碎片 选择 输入
CS 应当 是 驱动 低 和 使保持 稳固的
在 这 数据-转移 阶段 的 一个 总线 cy-
cle accessing 这 bq3285e/l.
INT
中断 要求 输出
INT 是 一个 打开-流 输出. 这个 准许
alarm INT 至 是 有效的 在 电池-backup
模式. 至 使用 这个 特性, INT 必须 是 con-
nected 至 一个 电源 供应 其它 比 V
CC
.
INT 是 asserted 低 当 任何 事件 标记 是
设置 和 这 相应的 事件 使能 位
是 也 设置. INT 变为 高-阻抗
whenever 寄存器 C 是 读 (看 这 con-
trol/状态 寄存器 部分).
SQW 正方形的-波 输出
SQW 将 输出 一个 可编程序的 fre-
quency 正方形的-波 信号 在 正常的
(v
CC
有效的) 系统 运作. 任何 一个 的
这 13 明确的 发生率 将 是 选择
通过 寄存器 一个. 这个 管脚 是 使保持 低
当 这 正方形的-波 使能 位 (sqwe)
在 寄存器 B 是 0 (看 这 控制/状态
寄存器 部分).
一个 32.768khz 输出 是 使能 用 设置
这 SQWE 位 在 寄存器 B 至 1 和 这
32KE 位 在 寄存器 C 至 1 之后 设置
OSC2–OSC0 在 寄存器 一个 至 011 (二进制的).
EXTRAM 扩展 内存 使能
使能 128 字节 的 额外的 nonvolatile
sram. 它 是 连接 内部 至 一个 30K
Ω
拉-向下 电阻. 至 进入 这 RTC
寄存器, EXTRAM 必须 是 低.
RCL
内存 clear 输入
一个 低 水平的 在 这 RCL 管脚 导致 这 con-
tents 的 各自 的 这 242 存储 字节 至 是
设置 至 ff(十六进制). 这 内容 的 这 时钟
和 控制 寄存器 是 unaffected. 这个
管脚 应当 是 使用 作 一个 用户-接口 输入
(pushbutton 至 地面) 和 不 连接
至 这 输出 的 任何 起作用的 组件. RCL
输入 是 仅有的 公认的 当 使保持 低 为
在 least 125ms 在 这 存在 的 V
CC
. 美国-
ing 内存 clear 做 不 影响 这 电池
加载. 这个 管脚 是 连接 内部 至 一个
30K
Ω
拉-向上 电阻.
BC 3v backup cell 输入
BC 应当 是 连接 至 一个 3V backup cell
为 RTC 运作 和 存储 寄存器 非-
volatility 在 这 absence 的 系统 电源.
当 V
CC
slews 向下 past V
BC
(3v 典型),
这 integral 控制 电路系统 switches 这
电源 源 至 bc. 当 V
CC
returns
在之上 V
BC
, 这 电源 源 是 切换 至
V
CC
.
在之上 电源-向上, 一个 电压 在里面 这 V
BC
范围 必须 是 呈现 在 这 BC 管脚 为
这 振荡器 至 开始 向上.
RST
重置 输入
这 bq3285e/l 是 重置 当 RST 是 牵引的
低. 当 重置, INT 变为 高 imped-
ance, 和 这 bq3285e/l 是 不 accessible.
表格 4 在 这 控制/状态 寄存器 秒-
tion lists 这 寄存器 位 那 是 cleared
用 一个 重置.
重置 将 是 无能 用 连接 RST
至 V
CC
. 这个 准许 这 控制 位 至 re-
tain 它们的 states 通过 电源-
向下/电源-向上 循环.
X1–X2 结晶 输入
这 X1–X2 输入 是 提供 为 一个 exter-
nal 32.768khz quartz 结晶, Daiwa dt-26
或者 相等的, 和 6pF 加载 电容. 一个
修整 电容 将 是 需要 为 ex-
tremely 准确的 时间-根基 一代.
在 这 absence 的 一个 结晶, 一个 32.768khz
波形 能 是 喂养 在 这 X1 输入.
3
bq3285e/l