3
整体的
电路
系统, 公司
ICS950223
0496c—05/06/05
管脚 描述 (持续)
管脚 管脚 管脚
# 名字 类型
25 SDATA i/o 数据 管脚 为 i2c 电路系统 5v tolerant
26 SCLK 在 时钟管脚 的 i2c circuitry 5v tolerant
27 3v66_3_48mhz/sel66_48#** i/o
Selec表格 66.66mhz, 48mhzc锁 输出 / 选择 输入 为 66.66/48mhz输出.
0=48mHz, 1 = 66.66mhz
28 3v66_2 输出 3.3v 66.66mhz 时钟 输出
29 地 PWR 地面 管脚.
30 3v66_1 输出 3.3v 66.66mhz 时钟 输出
31 3v66_0 输出 3.3v 66.66mhz 时钟 输出
32 VDD3V66 PWR 电源 管脚 为 这 3v66 clocks.
33 地 PWR 地面 管脚.
34 AVDD PWR 3.3v 相似物 电源 管脚 为 核心 pll
35 IREF 输出
这个管脚 establishes 这 涉及 current 为 这 差别的 current-模式 输出 pairs.
这个管脚 需要 一个 fixed precision resistor 系 至 地面 在 顺序 至 establish 这
适合的 电流. 475 ohms 是这 标准 值.
36 GNDCPU PWR 地面 管脚 为 这 cpu 输出
37 CPUCLKC1 输出
"complimentary" clocks 的 差别的 一双 cpu 输出. these 是 current 模式
输出. 外部 res是tors 是 必需的 为 电压 偏差.
38 CPUCLKT1 输出
"真实" c锁s 的 差别的 一双 cpu 输出. these 是 电流 模式 输出.
External 电阻器 是 必需的 为 电压 偏差.
39 VDDCPU PWR 供应 为 cpu clocks, 3.3v 名义上的
40 CPUCLKC0 输出
"complimentary" clocks 的 差别的 一双 cpu 输出. these 是 current 模式
输出. 外部 res是tors 是 必需的 为 电压 偏差.
41 CPUCLKT0 输出
"真实" c锁s 的 差别的 一双 cpu 输出. these 是 电流 模式 输出.
External 电阻器 是 必需的 为 电压 偏差.
42 PD#* 在
作ynchronous 交流tive 低 输入 管脚 美国ed 至 电源向下 这 设备 在 一个 低 电源
状态. 这 内部的 时钟s是 无能 和 这 vco 和 这 crystal 是 stopped. 这
latency的 这 电源 向下 将 不 是 更好 比 1.8ms.
43 GNDCPU PWR 地面 管脚 为 这 cpu 输出
44 CPUCLKC2 输出
"complimentary" clocks 的 差别的 一双 cpu 输出. these 是 current 模式
输出. 外部 res是tors 是 必需的 为 电压 偏差.
45 CPUCLKT2 输出
"真实" c锁s 的 差别的 一双 cpu 输出. these 是 电流 模式 输出.
External 电阻器 是 必需的 为 电压 偏差.
46 VDDCPU PWR 供应 为 cpu clocks, 3.3v 名义上的
47 GNDREF PWR 地面 管脚 为 这 ref 输出.
48 ref0/multsel0** i/o
3.3v lvttl 输入 为 selection 这 current 乘法器 为 cpu 输出 / 14.318 mhz
涉及 clock.
* internal 拉-向上 res是tor
** internal pull-向下 res是tor
描述
~ 这个输出有2x drive