1-2
介绍
lattice 半导体 latticeecp/ec 家族 数据 薄板
介绍
这 latticeecp/ec 家族 的 fpga 设备 有 被 优化 至 deliver mainstream fpga 特性 在 低 费用.
F或者 最大 效能 和 值, 这 latticeecp (economy 加) fpga concept 结合 一个 ef
fi
cient fpga
fabric 和 高-速 专心致志的 功能. lattice’s
fi
rst 家族 至 执行 这个 approach 是 这 latticeecp-dsp
(economy 加 dsp) 家族, 供应 专心致志的 高-效能 dsp blocks 在-碎片. 这 latticeec™ (ec在-
omy) 家族 支持 所有 这 一般 目的 特性 的 latticeecp 设备 没有 专心致志的 函数 blocks 至
达到 更小的 费用 解决方案.
这 latticeecp/ec fpga fabric, 这个 是 设计 从 这 outset 和 低 费用 在 mind, 包含 所有 这 核心的
fpga elements: lut-为基础 逻辑, distributed 和 embedded 记忆, plls 和 支持 为 mainstream i/os.
专心致志的 ddr 记忆 接口 逻辑 是 也 包含 至 支持 这个 记忆 那 是 becoming increasingly prev-
alent 在 费用-敏感的 产品.
这 isplever
®
设计 tool 从 lattice 准许 大 complex 设计 至 是 ef
fi
ciently 执行 使用 这 latti-
ceecp/ec 家族 的 fpga 设备. 综合 库 支持 为 latticeecp/ec 是 有 为 popular 逻辑 syn-
thesis tools. 这 isplever tool 使用 这 综合 tool 输出 along 和 这 constraints 从 它的
fl
oor planning
tools 至 放置 和 route 这 设计 在 这 latticeecp/ec 设备. 这 isplever tool extracts 这 定时 从 这
routing 和 后面的-annotates 它 在 这 设计 为 定时 veri
fi
cation.
lattice 提供 许多 前-设计 ip (智力的 所有物) isplevercore™ modules 为 这 latticeecp/ec
family. 用 使用 这些 ips 作 standardized blocks, designers 是 自由 至 concentrate 在 这 唯一的 aspects 的 它们的
设计, 增加 它们的 productivity.