2-3
Architecture
lattice 半导体 latticeecp/ec 家族 数据 薄板
pfu 和 pff blocks
这 核心 的 这 latticeecp/ec 设备 组成 的 pfu 和 pff blocks. 这 pfus 能 是 编写程序 至 执行
逻辑, arithmetic, distributed 内存 和 distributed 只读存储器 功能. pff blocks 能 是 编写程序 至 执行
逻辑, arithmetic 和 只读存储器 功能. 除了 在哪里 需要, 这 remainder 的 这 数据 薄板 将 使用 这 期
pfu 至 谈及 至 两个都 pfu 和 pff blocks.
各自 pfu 块 组成 的 四 interconnected slices, numbered 0-3 作 显示 在 图示 2-3. 所有 这 interconnec-
tions 至 和 从 pfu blocks 是 从 routing. 那里 是 53 输入 和 25 输出 有关联的 和 各自 pfu 块.
图示 2-3. pfu 图解
Slice
各自 slice 包含 二 lut4 lookup tables feeding 二 寄存器 (编写程序 至 是 在 ff 或者 获得 模式), 和
一些 有关联的 逻辑 那 准许 这 luts 至 是 联合的 至 执行 功能 此类 作 lut5, lut6, lut7 和
lut8. 那里 是 控制 逻辑 至 执行 设置/重置 功能 (可编程序的 作 同步的/异步的), 时钟
选择, 碎片-选择 和 wider 内存/只读存储器 功能. 图示 2-4 显示 一个 overview 的 这 内部的 逻辑 的 这 slice.
这 寄存器 在 这 slice 能 是 con
fi
gured 为 积极的/负的 和 边缘/水平的 clocks.
那里 是 14 输入 信号: 13 信号 从 routing 和 一个 从 这 carry-chain (从 调整 slice 或者 pfu).
那里 是 7 输出: 6 至 routing 和 一个 至 carry-chain (至 调整 pfu). 表格 2-1 lists 这 信号 有关联的
和 各自 slice.
slice 0
lut4 &放大;
CARRY
lut4 &放大;
CARRY
ff/
获得
D
ff/
获得
D
slice 1
lut4 &放大;
CARRY
lut4 &放大;
CARRY
slice 2
lut4 &放大;
CARRY
lut4 &放大;
CARRY
从
Routing
至
Routing
slice 3
lut4 &放大;
CARRY
lut4 &放大;
CARRY
ff/
获得
D
ff/
获得
D
ff/
获得
D
ff/
获得
D
ff/
获得
D
ff/
获得
D