首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:208936
 
资料名称:MX29LV040QC-70
 
文件大小: 713.24K
   
说明
 
介绍:
4M-BIT [512K x 8] CMOS SINGLE VOLTAGE 3V ONLY EQUAL SECTOR FLASH MEMORY
 
 


: 点此下载
  浏览型号MX29LV040QC-70的Datasheet PDF文件第11页
11
浏览型号MX29LV040QC-70的Datasheet PDF文件第12页
12
浏览型号MX29LV040QC-70的Datasheet PDF文件第13页
13
浏览型号MX29LV040QC-70的Datasheet PDF文件第14页
14

15
浏览型号MX29LV040QC-70的Datasheet PDF文件第16页
16
浏览型号MX29LV040QC-70的Datasheet PDF文件第17页
17
浏览型号MX29LV040QC-70的Datasheet PDF文件第18页
18
浏览型号MX29LV040QC-70的Datasheet PDF文件第19页
19
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
15
p/n:pm0722
MX29LV040
rev. 0.7, jul. 12, 2001
电源-向上 sequence
这 mx29lv040 powers 向上 在 这 读 仅有的 模式. 在
增加, 这 记忆 内容 将 仅有的 是 改变 之后
successful completion 的 这 predefined command se-
quences.
sector 保护
这 mx29lv040 特性 硬件 sector 保护.
这个 特性 将 使不能运转 两个都 程序 和 擦掉 opera-
tions 为 这些 sectors 保护. 至 活动 这个 模式,
这 程序编制 设备 必须 强迫 vid 在 地址
管脚 a9 和 oe (suggest vid = 12v). 程序编制 的
这 保护 电路系统 begins 在 这 下落 边缘 的 这
我们 脉冲波 和 是 terminated 在 这 rising 边缘. 请
谈及 至 sector 保护 algorithm 和 波形.
至 核实 程序编制 的 这 保护 电路系统, 这 pro-
gramming 设备 必须 强迫 vid 在 地址 管脚 a9
( 和 ce 和 oe 在 vil 和 我们 在 vih). 当 a1=vih,
a0=vil, a6=vil, 它 将 生产 一个 logical "1" 代号 在
设备 输出 q0 为 一个 保护 sector. 否则 这
设备 将 生产 00h 为 这 unprotected sector. 在
这个 模式, 这 地址,除了 为 a1, 是 don't care.
地址 locations 和 a1 = vil 是 保留 至 读
生产者 和 设备 代号.(读 硅 id)
它 是 也 可能 至 决定 如果 这 sector 是 保护
在 这 系统 用 writing 一个 读 硅 id command.
performing 一个 读 运作 和 a1=vih, 它 将 生产
一个 logical "1" 在 q0 为 这 保护 sector.
如果 数据 polling 或者 这 toggle 位 indicates 这 设备 有
被 写 和 一个 有效的 擦掉 command, q3 将 是
使用 至 决定 如果 这 sector 擦掉 计时器 window 是
安静的 打开. 如果 q3 是 高 ("1") 这 内部 控制
擦掉 循环 有 begun; attempts 至 写 subsequent
commands 至 这 设备 将 是 ignored 直到 这 擦掉
运作 是 完成 作 表明 用 数据 polling 或者
toggle 位. 如果 q3 是 低 ("0"), 这 设备 将 接受
额外的 sector 擦掉 commands. 至 insure 这 com-
mand 有 被 accepted, 这 系统 软件 应当
审查 这 状态 的 q3 较早的 至 和 下列的 各自 sub-
sequent sector 擦掉 command. 如果 q3 是 高 在 这
第二 状态 审查, 这 command 将 不 有 被
accepted.
数据 保护
这 mx29lv040 是 设计 至 提供 保护 相反
意外的 erasure 或者 程序编制 造成 用 spurious
系统 水平的 信号 那 将 exist 在 电源 transi-
tion. 在 电源 向上 这 设备 automatically resets
这 状态 机器 在 这 读 模式. 在 增加, 和
它的 控制 寄存器 architecture, 改变 的 这 记忆
内容 仅有的 occurs 之后 successful completion 的 spe-
cific command sequences. 这 设备 也 incorpo-
比率 一些 特性 至 阻止 inadvertent 写 循环
结果 从 vcc 电源-向上 和 电源-向下 转变
或者 系统 噪音.
写 脉冲波 "glitch" 保护
噪音 脉冲 的 较少 比 5ns(典型) 在 ce 或者 我们 将
不 initiate 一个 写 循环.
logical inhibit
writing 是 inhibited 用 支持 任何 一个 的 oe = vil, ce
= vih 或者 我们 = vih.至 initiate 一个循环 ce和 我们
必须 是 一个 logical 零 当 oe 是 一个 logical 一个.
POW
er 供应 解耦
在 顺序 至 减少 电源 切换 效应, 各自 设备
应当 有 一个 0.1uf 陶瓷的 电容 连接 是-
tween 它的 vcc 和 地.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com