首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:211918
 
资料名称:PCA8550PW
 
文件大小: 104.72K
   
说明
 
介绍:
NONVOLATILE 5-BIT REGISTER WITH I2C INTERFACE
 
 


: 点此下载
  浏览型号PCA8550PW的Datasheet PDF文件第1页
1

2
浏览型号PCA8550PW的Datasheet PDF文件第3页
3
浏览型号PCA8550PW的Datasheet PDF文件第4页
4
浏览型号PCA8550PW的Datasheet PDF文件第5页
5
浏览型号PCA8550PW的Datasheet PDF文件第6页
6
浏览型号PCA8550PW的Datasheet PDF文件第7页
7
浏览型号PCA8550PW的Datasheet PDF文件第8页
8
浏览型号PCA8550PW的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
飞利浦 半导体 产品 规格
PCA85504-位 多路复用/1-位 latched 5-位 i
2
c 可擦可编程只读存储器
2
1998 sep 29 853-2015 20105
特性
override 输入 forces 所有 输出 至 逻辑 0
内部的 非-易变的 寄存器 写/readable 通过 i
2
c 总线
写-保护 管脚 使能/使不能运转 i
2
c 写 至 寄存器
2.5v 多路复用 输出
3.3v 非-多路复用 输出 (latched)
5v tolerant 输入
有用的 为 ’jumperless’ 配置 的 pc motherboards
设计 为 使用 在 pentium pro/pentium ii
系统
pentium ii 是 一个 注册 商标 的 intel 公司
描述
这 primary 函数 的 这 4-位 2-至-1 i
2
c 多路调制器 是 至 选择
也 一个 4-位 输入 或者 数据 从 一个 非-易变的 寄存器 和 驱动 这个
值 面向 这 输出 管脚. 一个 额外的 非-多路复用 寄存器
输出 是 也 提供. 这 非-多路复用 输出 是 latched 至
阻止 输出 值 改变 在 i
2
c 写 至 这 非-易变的
寄存器. 一个 写 保护 输入 是 提供 至 使能/使不能运转 这 能力
至 写 至 这 非-易变的 寄存器. 一个 ‘‘override” 输入 特性 forces
所有 输出 至 逻辑 0.
管脚 配置
I
2
c scl
I
2
c sda
OVERRIDE#
mux_在 一个
V
CC
WP
非_muxed_输出
1
16
2
15
3
14
4
13
5
12
6
11
7
10
8
9
mux_在 b
mux_在 c
mux_在 d
mux_选择
mux_输出 一个
mux_输出 b
mux_输出 c
mux_输出 d
SW00216
订货 信息
包装 温度 范围 外部 北 america 北 america 绘画 号码
16-管脚 塑料 所以 0
°
c 至 +70
°
C PCA8550D PCA8550D sot109-1
16-管脚 塑料 ssop 0
°
c 至 +70
°
C PCA8550DB PCA8550DB sot338-1
16-管脚 塑料 tssop 0
°
c 至 +70
°
C PCA8550PW pca8550pw dh sot403-1
函数的 描述
当 这 mux_选择 信号 是 逻辑 0, 这 多路调制器 将 选择
这 数据 从 这 非-易变的 寄存器 至 驱动 在 这 mux_输出
管脚. 当 这 mux_选择 信号 是 逻辑 1, 这 多路调制器 将
选择 这 mux_在 线条 至 驱动 在 这 mux_输出 管脚. 这
mux_选择 信号 是 也 使用 至 获得 这 非_muxed_输出
信号 这个 输出 数据 从 这 非-易变的 寄存器. 这
非_muxed_输出 信号 获得 是 transparent 当 mux_选择
是 在 一个 逻辑 0 状态, 和 将 获得 数据 当 mux_选择 是 在 一个
逻辑 1 状态. 当 这 起作用的-低 override# 信号 是 设置 至
逻辑 0 和 这 mux_选择 信号 是 在 一个 逻辑 0, 所有 输出 将
是 驱动 至 逻辑 0. 这个 信息 是 summarized 在 表格 1.
这 写 保护 (wp) 输入 是 使用 至 控制 这 能力 至 写 这
内容 的 这 5-位 非-易变的 寄存器. 如果 这 wp 信号 是 逻辑 0,
这 i
2
c 总线 将 是 能 至 写 这 内容 的 这 非-易变的
寄存器. 如果 这 wp 信号 是 逻辑 1, 数据 将 不 是 允许 至 是
写 在 这 非-易变的 寄存器.
这 工厂 default 为 这 内容 的 这 非-易变的 寄存器 是 所有
逻辑 0. 这些 贮存 值 能 是 读 或者 写 使用 这 i
2
C
总线 (描述 在 这 next 部分).
这 override#, wp, mux_在, 和 mux_选择 信号 有
内部的 pullup 电阻器. 看 这 直流 和 交流 特性 为
hysteresis 和 信号 尖刺 抑制 计算数量.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com