飞利浦 半导体 产品 规格
FB20417-位 futurebus+ transceiver
1995 将 25
3
管脚 配置
52 51 50 49 48 47 46 45 44 43 42 41 40
39
38
37
36
35
34
33
32
31
30
29
28
27
1
2
3
4
5
6
7
8
9
10
11
12
13
14 15 16 17 18 19 20 21 22 23 24 25 26
总线 地
B1
总线 地
B2
总线 地
B3
总线 地
B4
总线 地
B5
总线 地
B6
总线 地
逻辑 地
AI1
AI2
AO2
逻辑 地
AO3
逻辑 地
AI3
AI4
AO4
逻辑 地
AO5
逻辑 地
AI5
逻辑 地
AO6
逻辑 地
tdo (选项)
tdi (选项)
AI6
OEB3
总线 v
CC
逻辑 v
CC
AO1
AO0
OEA1
tck (选项)
tms (选项)
总线 地
OEB1
偏差 v
B0
总线 v
CC
逻辑 v
CC
OEB0
7-位 transceiver
FB2041
52-含铅的 pqfp
AI0
OEB2
OEA3
OEA2
这 b-端口 接口 至 “backplane transceiver logic” (看 这
ieee 1194.1 btl 标准). btl 特性 低 电源 消耗量
用 减少 电压 摆动 (1vp-p, 在 1v 和 2v) 和 减少
电容的 加载 用 放置 一个 内部的 序列 二极管 在 这 驱动器.
btl 也 提供 incident 波 切换, 一个 necessity 为 高
效能 backplanes.
那里 是 三 独立的 pairs 的 驱动器 使能 在 一个 1 位, 3 位, 3 位
arrangement. 这 ttl/btl 输出 驱动器 为 位 0 是 使能 和
oea1/oeb1
, 输出 驱动器 为 位 1–2–3 是 使能 和
oea2/oeb2
和 输出 驱动器 为 位 4–5–6 是 使能 和
oea3/oeb3
.
这 一个-端口 运作 在 ttl 水平 和 独立的 i/o. 这 3-状态
一个-端口 驱动器 是 使能 当 oean 变得 高 之后 一个 extra 6ns
延迟 这个 是 建造 在 至 提供 一个 破裂-在之前-制造 函数.
当 oean 变得 低, 一个-端口 驱动器 变为 高 阻抗
没有 任何 extra 延迟. 在 电源 开关 循环, 这 一个-端口
驱动器 是 使保持 在 一个 高 阻抗 状态 当 v
CC
是 在下 2.5v.
这 b-端口 有 一个 输出 使能, oeb0, 这个 affects 所有 七
驱动器. 当 oeb0 是 高 和 oebn
是 低 这 输出 驱动器 将
是 使能. 当 oeb0 是 低 或者 如果 oebn
是 高, 这 b-端口
驱动器 将 是 inactive 和 在 这 水平的 的 这 backplane 信号.
至 支持 live 嵌入, oeb0 是 使保持 低 在 电源 开关
循环 至 insure glitch 自由 b 端口 驱动器. 恰当的 偏差 为 b 端口
驱动器 在 live 嵌入 是 提供 用 这 偏差 v 管脚 当 在 一个
5v 水平的 当 v
CC
是 低. 如果 live 嵌入 是 不 一个 必要条件, 这
偏差 v 管脚 应当 是 系 至 一个 v
CC
管脚.
这 逻辑 地 和 总线 地 管脚 是 分开的 在 这 包装 至
降低 噪音 连接 在 这 btl 和 ttl sides. 这些
管脚 应当 是 系 至 一个 一般 地面 外部 至 这 包装.
各自 btl 驱动器 有 一个 有关联的 总线 地 管脚 那 acts 作 一个
信号 返回 path 和 这些 总线 地 管脚 是 内部 分开的
从 各自 其它. 在 这 事件 的 一个 地面 返回 故障, 一个 “hard” 信号
失败 occurs instead 的 一个 模式 依赖 错误 那 将 是 非常
infrequent 和 impossible 至 trouble-shoot.
这 逻辑 v
CC
和 总线 v
CC
管脚 是 也 分开的 内部 至
降低 噪音 和 将 是 externally decoupled separately 或者
simply 系 一起.
jtag boundary scan 符合实际 是 提供 作 一个 选项 和
信号 tms, tck, tdi 和 tdo. 当 这个 选项 是 不 呈现,
tms 和 tck 是 非-connects (非 bond 线) 和 tdi 和 tdo
是 短接 一起 内部.