CDC2509
3.3-v 阶段-锁 循环 时钟 驱动器
scas580a – october 1996 – 修订 january 1998
5
邮递 办公室 盒 655303
•
达拉斯市, 德州 75265
定时 (所需的)东西 在 推荐 范围 的 供应 电压 和 运行 自由-空气
温度
最小值 最大值 单位
f
时钟
时钟 频率 25 125 MHz
输入 时钟 职责 循环 40% 60%
stabilization 时间
†
1 ms
†
时间 必需的 为 这 整体的 pll 电路 至 获得 阶段 锁 的 它的 反馈 信号 至 它的 涉及 信号. 为 阶段 锁 至 是 得到, 一个
fixed-频率, fixed-阶段 涉及 信号 必须 是 呈现 在 clk. 直到 阶段 锁 是 得到, 这 规格 为 传播 delay, skew,
和 jitter 参数 给 在 这 切换 特性 表格 是 不 适用.
切换 特性 在 推荐 范围 的 供应 电压 和 运行 自由-空气
温度, c
L
= 30 pf (看 便条 5 和 计算数量 1 和 2)
‡
参数
从
(输入)
至
(输出)
V
CC
= 3.3 v
±
0.165 v
V
CC
= 3.3 v
±
0.3 v
(输入) (输出)
最小值 典型值 最大值 最小值 典型值 最大值
t
阶段
错误
,
涉及
(看 图示 3)
66 mhz < clkin
↑
< 100 mhz FBIN
↑
–0.7...0.1 ns
t
阶段
错误
,
– jitter
(看 便条 6)
CLKIN
↑
= 100 mhz FBIN
↑
–500 –50 –310 ps
t
sk(o)
§
任何 y 或者 fbout 任何 y 或者 fbout 200 ps
Jitter
(pk-pk)
任何 y 或者 fbout –100 100 ps
职责 循环
涉及
f(clkin
≤
66 mhz) 任何 y 或者 fbout 45% 55%
reference
(看 图示 4)
f(clkin > 66 mhz) 任何 y 或者 fbout 43% 55%
t
r
任何 y 或者 fbout 1.3 1.9 0.8 2.1 ns
t
f
任何 y 或者 fbout 1.7 2.3 1.2 2.5 ns
‡
这些 参数 是 不 生产 测试.
§
这 t
sk(o)
规格 是 仅有的 有效的 为 equal 加载 的 所有 输出.
注释: 5. 这 规格 为 参数 在 这个 表格 是 适用 仅有的 之后 任何 适合的 stabilization 时间 有 消逝.
6. 阶段 错误 做 不 包含 jitter. 这 总的 阶段 错误 是 –600 ps 至 50 ps 为 这 5% v
CC
范围.