首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:216015
 
资料名称:CDC2509CPW
 
文件大小: 180.83K
   
说明
 
介绍:
3.3-V PHASE-LOCK LOOP CLOCK DRIVER
 
 


: 点此下载
  浏览型号CDC2509CPW的Datasheet PDF文件第1页
1
浏览型号CDC2509CPW的Datasheet PDF文件第2页
2
浏览型号CDC2509CPW的Datasheet PDF文件第3页
3
浏览型号CDC2509CPW的Datasheet PDF文件第4页
4

5
浏览型号CDC2509CPW的Datasheet PDF文件第6页
6
浏览型号CDC2509CPW的Datasheet PDF文件第7页
7
浏览型号CDC2509CPW的Datasheet PDF文件第8页
8
浏览型号CDC2509CPW的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
CDC2509C
3.3-v 阶段-锁 循环 时钟 驱动器
scas620 – 12月 1998
5
邮递 办公室 盒 655303
达拉斯市, 德州 75265
电的 特性 在 推荐 运行 自由-空气 温度 范围 (除非
否则 指出)
参数 测试 情况 V
CC
, av
CC
最小值 典型值
最大值 单位
V
IK
输入 clamp 电压 I
I
= –18 毫安 3 v –1.2 V
I
OH
= –100
µ
一个 最小值 至 最大值 V
CC
–0.2
V
OH
高-水平的 输出 电压
I
OH
= –12 毫安 3 v 2.1
V
I
OH
= – 6 毫安 3 v 2.4
I
OL
= 100
µ
一个 最小值 至 最大值 0.2
V
OL
低-水平的 输出 电压
I
OL
= 12 毫安 3 v 0.8
V
I
OL
= 6 毫安 3 v 0.55
V
O
= 1 v 3.135 v –32
I
OH
高-水平的 输出 电流
V
O
= 1.65 v 3.3 v –36
毫安
V
O
= 3.135 v 3.465 v –12
V
O
= 1.95 v 3.135 v 34
I
OL
低-水平的 输出 电流
V
O
= 1.65 v 3.3 v 40
毫安
V
O
= 0.4 v 3.465 v 14
I
I
输入 电流 V
I
= v
CC
或者 地 3.6 v
±
5
µ
一个
I
CC
§
供应 电流
V
I
= v
CC
或者 地,
输出: 低 或者 高
I
O
= 0,
3.6 v 10
µ
一个
I
CC
改变 在 供应 电流
一个 输入 在 v
CC
– 0.6 v,
其它 输入 在 v
CC
或者 地
3.3 v 至 3.6 v 500
µ
一个
C
i
输入 电容 V
I
= v
CC
或者 地 3.3 v 4 pF
C
o
输出 电容 V
O
= v
CC
或者 地 3.3 v 6 pF
为 情况 显示 作 最小值 或者 最大值, 使用 这 适合的 值 指定 下面 推荐 运行 情况.
§
为 i
CC
的 av
CC
, 和 i
CC
vs 频率 (看 计算数量 11 和 12).
切换 特性 在 推荐 范围 的 供应 电压 和 运行 自由-空气
温度, c
L
= 30 pf (看 便条 6 和 计算数量 1 和 2)
参数
(输入)/情况
(输出)
V
CC
, av
CC
= 3.3 v
±
0.165 v
单位
(输入)/情况 (输出)
最小值 典型值 最大值
阶段 错误 时间 – 静态的 (normalized)
(看 计算数量 3 – 8)
CLKIN
= 66 mhz to100 mhz FBIN
–150 150 ps
t
sk(o)
输出 skew 时间
§
任何 y 或者 fbout 任何 y 或者 fbout 200 ps
阶段 错误 时间 – jitter (看 便条 7) 任何 y 或者 fbout –50 50
Jitter
(循环-循环)
(看 计算数量 9 和 10)
clkin = 66 mhz 至 100 mhz
任何 y 或者 fbout |100|
ps
职责 循环 f(clkin > 60 mhz) 任何 y 或者 fbout 45% 55%
t
r
上升 时间 (看 注释 8 和 9)
V
O
= 1.2 v 至 1.8 v,
ibis simulation
任何 y 或者 fbout 2.5 1 v/ns
t
f
下降 时间 (看 注释 8 和 9)
V
O
= 1.2 v 至 1.8 v,
ibis simulation
任何 y 或者 fbout 2.5 1 v/ns
这些 参数 是 不 生产 测试.
§
这 t
sk(o)
规格 是 仅有的 有效的 为 equal 加载 的 所有 输出.
注释: 6. 这 规格 为 参数 在 这个 表格 是 适用 仅有的 之后 任何 适合的 stabilization 时间 有 消逝.
7. 计算 每 pc dram 规格 (t
阶段
错误
, 静态的 – jitter
(循环-至-循环)
).
8. 这个 是 相等的 至 0.8 ns/2.5 ns 和 0.8 ns/2.7 ns 在 标准 500
/ 30 pf 加载 为 输出 摆动 的 04. v 至 2 v.
9. 64 mb dimm 配置 符合 至 pc sdram 注册 dimm 设计 支持 文档, 图示 20 和 表格 13.
intel 是 一个 商标 的 intel 公司.
pc sdram 寄存器 dimm 设计 支持 文档 是 发行 用 intel 公司.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com