首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:216051
 
资料名称:CDC582
 
文件大小: 143.57K
   
说明
 
介绍:
3.3-V PHASE-LOCK LOOP CLOCK DRIVER WITH DIFFERENTIAL LVPECL CLOCK INPUTS
 
 


: 点此下载
  浏览型号CDC582的Datasheet PDF文件第1页
1
浏览型号CDC582的Datasheet PDF文件第2页
2

3
浏览型号CDC582的Datasheet PDF文件第4页
4
浏览型号CDC582的Datasheet PDF文件第5页
5
浏览型号CDC582的Datasheet PDF文件第6页
6
浏览型号CDC582的Datasheet PDF文件第7页
7
浏览型号CDC582的Datasheet PDF文件第8页
8
浏览型号CDC582的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
CDC582
3.3-v 阶段-锁 循环 时钟 驱动器
和 差别的 lvpecl 时钟 输入
scas446b – july 1994 – 修订 二月 1996
3
邮递 办公室 盒 655303
达拉斯市, 德州 75265
输出 配置 b
输出 配置 b 是 有效的 当 任何 输出 配置 作 一个 1
×
频率 输出 在 表格 2 是 喂养 后面的 至
fbin. 这 频率 范围 为 这 差别的 时钟 输入 是 25 mhz 至 50 mhz 当 使用 输出 配置
b. 输出 配置 作 1
×
输出 运作 在 这 输入 时钟 频率, 当 输出 配置 作 2
×
输出
运作 在 翻倍 这 频率 的 这 差别的 时钟 输入.
表格 2. 输出 配置 b
输入
输出
SEL1 SEL0
1
×
频率
2
×
频率
L L 所有 毫无
L H 1Yn 2yn, 3yn, 4yn
H L 1yn, 2yn 3yn, 4yn
H H 1yn, 2yn, 3yn 4Yn
便条: n = 1, 2, 3
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com