CDC582
3.3-v 阶段-锁 循环 时钟 驱动器
和 差别的 lvpecl 时钟 输入
scas446b – july 1994 – 修订 二月 1996
3
邮递 办公室 盒 655303
•
达拉斯市, 德州 75265
输出 配置 b
输出 配置 b 是 有效的 当 任何 输出 配置 作 一个 1
×
频率 输出 在 表格 2 是 喂养 后面的 至
fbin. 这 频率 范围 为 这 差别的 时钟 输入 是 25 mhz 至 50 mhz 当 使用 输出 配置
b. 输出 配置 作 1
×
输出 运作 在 这 输入 时钟 频率, 当 输出 配置 作 2
×
输出
运作 在 翻倍 这 频率 的 这 差别的 时钟 输入.
表格 2. 输出 配置 b
输入
输出
SEL1 SEL0
1
×
频率
2
×
频率
L L 所有 毫无
L H 1Yn 2yn, 3yn, 4yn
H L 1yn, 2yn 3yn, 4yn
H H 1yn, 2yn, 3yn 4Yn
便条: n = 1, 2, 3