首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:220825
 
资料名称:CH7203
 
文件大小: 108.24K
   
说明
 
介绍:
MPEG to TV Encoder with 16-bit Input
 
 


: 点此下载
  浏览型号CH7203的Datasheet PDF文件第1页
1
浏览型号CH7203的Datasheet PDF文件第2页
2

3
浏览型号CH7203的Datasheet PDF文件第4页
4
浏览型号CH7203的Datasheet PDF文件第5页
5
浏览型号CH7203的Datasheet PDF文件第6页
6
浏览型号CH7203的Datasheet PDF文件第7页
7
浏览型号CH7203的Datasheet PDF文件第8页
8
浏览型号CH7203的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
CHRONTEL
CH7203
201-0000-031 rev 2.0,6/2/99 3
便条: 1.
P le ase refe r至 crysta l毫安 nu 事实 urersp ecificatio nsf 或者pr运算 erloa d capa citan ces. The运算 德州仪器ona lvariab le tu ning cap aci r
re qu ire d o nly if th e crystalo scill一个 德州仪器在 f re qu en cy 能 contro lle d t o th e req uired交流cura cy. Th e ca pa c 一个ce v一个 lu e f 或者 tu ning cap 交流-
itorshould be obt ained fromthe crystal m一个nuf acturer. for f urr mation, request 一个 copy of
Application 便条 一个-19, “tuning 时钟
输出s.
表格 1. 管脚 descriptions
管脚 典型值e Symbol Description
1 输出 ACLK
音频的 解码器 时钟 输出
16.934 mHz或者 11.289 mhzclock 输出(selec表格 用Fs) 为
Mpeg 音频的 decoder operation.输出swing5v.
2,36,42 电源 VDD
DigitalSupply voltage
These 管脚 supply the 5v power 至 the 数字的 秒tion 的
Ch7203.
3inxo/fin
CrystalOutput或者ExternalF
REF
put
1
一个 14.31818 mhz (±
50 ppm) 并行的 resonance crystal 将
tached between xo/fin 和 xi. 一个 external cmos 兼容
cc一个 是连接ed to xo/FIN一个 alternative.
4In XI
CrystalInput
1
一个 14.31818 mhz (±
50 ppm) 并行的 resonance crystal should 是
tached between xi和 xo/fin.如何总是, 如果一个 external cMOS
ctached 至 xo/f, xi 应当 是 connected to 地面.
5, 27 电源 AGND
一个nalogground
These 管脚 提供 这 地面 reference 为 the 相似物 秒tion 的
the ch7203. these 管脚MUST是 connected to the system
地面 至 阻止 latchup.
6,29 电源 AVDD
一个nalogSupply voltage
These 管脚 供应the 5v 电源 至 这 相似物 秒tion 的 这
Ch7203.
7 CRSEN*
Cr 选择 enable.
Internally牵引的-向上.
CRSEN*=0,Cr,Cb dat一个 sequence 是 规格ified 用 这 crs 管脚.
CRSEN*=1,Cr,Cb 数据sequence 是specified 用the ch7203’s
internal default condition: horizontal 计数= 甚至,数据 是 cb;
dat一个 是Crotherwise.状态 的CRSignoredcrsen*=1.
Figure 6
在 页 7.
8In FS
Frequency 选择.
Internally 牵引的-向上
Fs =1 (default),then dCLK= 40.5 mHz,ACLK=16.934MHz
Fs =0,然后dclk =33.9MHz,交流lk =11.289 mHz
9InMOD1
模式 位 1-
Internally 牵引的-向上
This 输入worksconjunction withMOD0 输入select
NTSC, pal, 或者睡眠 模式 功能.Refer
Table 3, “video
encoder 模式,” 在 页 6
f或者 details.
10 CRS
Cr 选择.
When cRSEN*=0,CRs specifiesthe crCbdat一个 sequence.CRS
一个 alternating 信号.CRs=1 indicates 那c[7:0] carry the cr
dat一个. c[7:0]carrythe cb 数据otherwise.
Figure 7
在 页8.
11 –18 C[7:0]
Video 在put
These 管脚交流cept这 “crcb” dat一个 的 the ycrcb (4:2:2) 数字的
video 表格在.这 cb &放大;Cr数据 呈现alternately. the sequence
the cb, cr dat一个 是either predefined 用the internal horizontal
counter (甚至 = cb,odd = cr) 或者 作specified 用管脚 crs (数据 是
Cr f或者 crs=1 和 cb otherwise. 为 更多 详细信息, 请 谈及 至
the timing图解shown
图示 6
在 页 7.
Cb &放大; cr 有 一个 名义上的 范围 的16–240,with 128 equal 至 零.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com