产品 信息
(持续)
供应 管脚. Exceeding 这些 限制 在 甚至 一个 瞬时 基准
将 导致 faulty 或者 erratic 运作. 它 是 不 uncommon 为
高 速 数字的 电路 (e.g., 74F 和 74AC 设备) 至
展览 undershoot 那 变得 更多 比 一个 volt 在下 地面.
一个 电阻 的 关于 50
Ω
至 100
Ω
在 序列 和 这 offending
数字的 输入 将 通常地 eliminate 这 问题.
小心 应当 是 带去 不 至 overdrive 这 输入 的 这
adc1175-50. 此类 实践 将 含铅的 至 转换 inaccu-
racies 和 甚至 至 设备 损坏.
Attempting 至 驱动 一个 高 电容 数字的 数据 总线.
这 更多 电容 这 输出 驱动器 有 至 承担 为
各自 转换, 这 更多 instantaneous 数字的 电流 是
必需的 从 DV
DD
和 dgnd. 这些 大 charging cur-
rent 尖刺 能 couple 在 这 相似物 部分, degrading dy-
namic 效能. Buffering 这 数字的 数据 输出 (和 一个
74acq541, 为 例子) 将 是 需要 如果 这 数据 总线
至 是 驱动 是 heavily 承载. 动态 效能 能
也 是 改进 用 adding 47
Ω
序列 电阻器 在 各自
数字的 输出, 减少 这 活力 结合 后面的 在 这
转换器 输出 管脚.
使用 一个 inadequate 放大器 至 驱动 这 相似物 输入.
作 explained 在 部分 1.0, 这 电容 seen 在 这 在-
放 可改变的 在 4 pF 和 7 pF 和 这 时钟. 这个 dy-
namic 电容 是 更多 difficult 至 驱动 比 是 一个 fixed ca-
pacitance, 和 应当 是 考虑 当 choosing 一个
驱动 设备. 这 CLC409 有 被 建立 至 是 一个 excel-
lent 设备 为 驱动 这 adc1175-50.
驱动 这 V
RT
管脚 或者 这 V
RB
管脚 和 设备 那 能
不 源 或者 下沉 这 电流 必需的 用 这 ladder.
作
提到 在 部分 2.0, 小心 应当 是 带去 至 看 那
任何 驱动 设备 能 源 sufficient 电流 在 这 V
RT
管脚 和 下沉 sufficient 电流 从 这 V
RB
管脚. 如果 这些 管脚
是 不 驱动 和 设备 比 能 handle 这 必需的 cur-
rent, 这些 涉及 管脚 将 不 是 稳固的, 结果 在 一个 re-
duction 的 动态 效能.
使用 一个 时钟 源 和 过度的 jitter, 使用 exces-
sively 长 时钟 信号 查出, 或者 having 其它 信号
结合 至 这 时钟 信号 查出.
这个 将 导致 这 sam-
pling 间隔 至 相异, 造成 过度的 输出 噪音 和 一个
减少 在 SNR 效能. 简单的 门 和 RC 定时
是 一般地 inadequate 作 一个 时钟 源.
输入 测试 信号 包含 调和的 扭曲量 那 inter-
feres 和 这 度量 的 动态 信号 至 噪音
比率.
调和的 和 其它 interfering 信号 能 是 re-
moved 用 inserting 一个 过滤 在 这 信号 输入. 合适的 过滤
是 显示 在
图示 8
和
图示 9
. 这 电路 的
图示 8
有 一个 截止 的 关于 5.5 MHz 和 是 合适的 为 输入 fre-
quencies 的 1 MHz 至 5 mhz. 这 电路 的
图示 9
有 一个
截止 的 关于 11 MHz 和 是 合适的 为 输入 发生率
的 5 MHz 至 10 mhz. 这些 过滤 应当 是 驱动 用 一个 gen-
erator 的 75
Ω
源 阻抗 和 terminated 和 一个 75
Ω
电阻.
不 considering 这 效应 在 一个 驱动 CMOS 数字的 cir-
cuit(s) 当 这 adc1175-50 是 在 这 电源 向下
模式.
因为 这 ADC1175 输出 变得 在 一个 高 im-
pedance 状态 当 在 这 电源 向下 模式, 任何 CMOS
设备 连接 至 这些 输出 将 有 它们的 输入 float-
ing. 应当 这 输入 float 至 一个 水平的 near 2.5v, 这 CMOS
设备 可以 展览 相关的 大 电流 通过 它的 输入
平台. 这 解决方案 是 至 使用 拉-向下 电阻器. 这 值
的 这些 电阻器 是 不 核心的, 作 长 作 它们 做 不 导致
过度的 电流 在 这 输出 的 这 adc1175-50. 这些
电流 可以 结果 在 degraded SNR 和 SINAD perfor-
mance 的 这 adc1175-50. 值 在 5 k
Ω
和
100 k
Ω
应当 工作 好.
ds100896-30
图示 8. 5.5 MHz 低 通过 过滤 至 eliminate 和声学 在 这 信号 输入. 使用 在 输入 发生率 的 1 MHz 至 5
mhz.
ds100896-31
图示 9. 11 MHz 低 通过 过滤 至 eliminate 和声学 在 这 信号 输入. 使用 在 输入 发生率 的 5 MHz 至 10
MHz
adc1175-50
www.国家的.com15