CS5106
7
包装 含铅的 # 含铅的 标识 函数
包装 含铅的 描述: 持续
9V
FB1
电压 反馈 含铅的 为 这 auxiliary pwm. 一个 电压 这个 代表
这 auxiliary 电源 供应 输出 电压 是 喂养 至 这个 含铅的. 一个 电压 较少
比 ramp1+0.13 在 v
FB1
将 导致 gate1 至 go 低.
10 V
SS
V
SS
电源/反馈 输入 含铅的. 看 v
CC
为 描述 的 电源 运作.
在 增加, 这个 含铅的 是 喂养 至 一个 分隔 用 ten 电阻 分隔物 和 对照的 至
1.2v 名义上的 在 这 积极的 一侧 的 这 错误 放大器.
11 V
CC
V
CC
电源 输入 含铅的. 这个 输入 runs 止 一个 齐纳 关联 供应 直到
V
SS
> v
CC
. 然后 一个 内部的 二极管 这个 runs 在 v
SS
和 v
CC
转变 在
和 所有 主要的 电源 是 获得 从 v
SS
.
12 GATE1 auxiliary pwm 门 驱动 含铅的. 这个 输出 正常情况下 驱动 这 场效应晶体管 这个
驱动 这 auxiliary 变压器.
13 地 地面 含铅的.
14 GATE2 同步的 pwm 门 驱动 含铅的. 这个 输出 正常情况下 驱动 这 场效应晶体管
这个 驱动 这 主要的 变压器.
15 GATE2B 同步的 pwm 门 驱动 含铅的. 这个 输出 正常情况下 驱动 这 场效应晶体管 为
这 门 驱动 变压器 使用 为 同步的 整流.
16 V
FB2
电压 反馈 含铅的 为 这 同步的 pwm. 一个 电压 这个 代表
这 主要的 电源 供应 输出 电压 是 喂养 至 这个 含铅的. 一个 电压 较少 比
ramp2+0.13 在 v
FB2
将 导致 gate2 至 go 低 和 gate2b 至 go 高.
17 RAMP2 电流 ramp 输入 含铅的 为 这 同步的 pwm. 一个 电压 这个 是 直线的
和 遵守 至 电流 在 这 primary 一侧 的 这 主要的 trans former 是 通常地
represented 在 这个 含铅的. 一个 电压 exceeding v
FB2
- 0.13 在 ramp2 将
导致 gate2 至 go 低 和 gate2b 至 go 高.
18 I
LIM2
脉冲波 用 脉冲波 在 电流 保护 含铅的 为 这 同步的 pwm. 一个 volt-
age exceeding 1.2v 名义上的 在 i
LIM2
将 导致 gate2 至 go 低 和 gate2b
至 go 高. 一个 电压 exceeding 1.4v 名义上的 在 i
LIM2
将 导致 gate2 至 go
低 和 gate2b 至 go 高 为 在 least 二 时钟 循环.
19 DLYSET gate2, gate2b 非-overlap 时间 调整 含铅的. 一个 27k½ 电阻 从
dlyset 至 地面 sets 这 非-overlap 时间 至 45ns 名义上的.
20 FADJ 频率 调整 含铅的. 一个 27k½ 电阻 从 fadj 至 地面 sets 这
时钟 频率 至 512khz 名义上的.
21 同步
输出
时钟 输出 含铅的. 这个 是 一个 50% 职责 循环, 1v 至 5v 脉冲波 谁的 rising 边缘
是 在 阶段 和 gate1. 这个 信号 能 是 使用 至 同步 其它 电源
供应.
22 同步
在
时钟 同步 含铅的. 这 内部的 时钟 频率 能 是 调整
+10%, -15% 用 这 onset 的 积极的 edges 的 一个 外部 时钟 occurring 在 这
同步
在
含铅的. 如果 这 外部 时钟 频率 是 输出 一侧 这 内部的 时钟 fre-
quency 用 +25%, -35% 这 外部 时钟 是 ignored 和 这 内部的 时钟 自由
runs.
23 程序 使能 程序编制 输入. 看 使能 为 程序编制 states. pro-
gram 有 在 least 20µa 最小值 的 有 源 电流.
24 使能 pwm 使能 输入. 如果 程序 是 高 然后 一个 低 在 使能 将
准许 gate1, gate2 和 gate2b 至 转变. 如果 程序 是 低 然后 一个
高 在 使能 将 准许 gate1, gate2 和 gate2b 至 转变. 如果
使能 是 left floating, 它 将 拉 向上 至 一个 高 水平的. 使能 有 在 least
100µa (最小值) 的 有 源 电流.