首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:239438
 
资料名称:CXD2510Q
 
文件大小: 743.89K
   
说明
 
介绍:
CD Digital Signal Processor
 
 


: 点此下载
  浏览型号CXD2510Q的Datasheet PDF文件第1页
1
浏览型号CXD2510Q的Datasheet PDF文件第2页
2
浏览型号CXD2510Q的Datasheet PDF文件第3页
3

4
浏览型号CXD2510Q的Datasheet PDF文件第5页
5
浏览型号CXD2510Q的Datasheet PDF文件第6页
6
浏览型号CXD2510Q的Datasheet PDF文件第7页
7
浏览型号CXD2510Q的Datasheet PDF文件第8页
8
浏览型号CXD2510Q的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
– 4
CXD2510Q
O
O
O
O
O
O
O
O
O
O
O
O
O
O
O
O
O
O
I
O
I
O
O
O
I
O
O
O
O
O
I
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
DA16
DA15
DA14
DA13
DA12
DA11
DA10
DA09
DA08
DA07
DA06
DA05
DA04
DA03
DA02
DA01
APTR
APTL
Vss
XTAI
XTAO
XTSL
FSTT
FSOF
C16M
MD2
DOUT
EMPH
WFCK
SCOR
SBSO
EXCK
1, 0
1, 0
1, 0
1, 0
1, 0
1, 0
1, 0
1, 0
1, 0
1, 0
1, 0
1, 0
1, 0
1, 0
1, 0
1, 0
1, 0
1, 0
1, 0
1, 0
1, 0
1, 0
1, 0
1, 0
1, 0
1, 0
1, 0
da16 (msb) 输出 当 pssl = 1.
48-位 slot 串行 数据 (二's complement, msb 第一) 当 pssl = 0.
da15 输出 当 pssl = 1. 48-位 slot 位 时钟 当 pssl = 0.
da14 输出 当 pssl = 1.
64-位 slot 串行 数据 (二's complement, lsb 第一) 当 pssl = 0.
da13 输出 当 pssl = 1. 64-位 slot 位 时钟 当 pssl = 0.
da12 输出 当 pssl = 1. 64-位 slot lr 时钟 当 pssl = 0.
da11 输出 当 pssl = 1. gtop 输出 当 pssl = 0.
da10 输出 当 pssl = 1. xugf 输出 当 pssl = 0.
da09 输出 当 pssl = 1. xplck 输出 当 pssl = 0.
da08 输出 当 pssl = 1. gfs 输出 当 pssl = 0.
da07 输出 当 pssl = 1. rfck 输出 当 pssl = 0.
da06 输出 当 pssl = 1. c2po 输出 当 pssl = 0.
da05 输出 当 pssl = 1. xraof 输出 当 pssl = 0.
da04 输出 当 pssl = 1. mnt3 输出 当 pssl = 0.
da03 输出 当 pssl = 1. mnt2 输出 当 pssl = 0.
da02 输出 当 pssl = 1. mnt1 输出 当 pssl = 0.
da01 输出 当 pssl = 1. mnt0 输出 当 pssl = 0.
aperture 补偿 控制 输出.
这个 管脚 输出 一个 高 信号 当 这 正确的 频道 是 使用.
aperture 补偿 控制 输出.
这个 管脚 输出 一个 高 信号 当 这 left 频道 是 使用.
16.9344mhz 结晶 振动 电路 输入. 也 这 33.8688mhz 输入.
16.9344mhz 结晶 振动 电路 输出.
结晶 选择 输入. 这 结晶 是 低 为 16.9344mhz, 和 高 为 33.8688mhz.
2/3 频率 分隔物 输出 为 管脚 53 和 54.
这个 管脚 做 不 改变 和 这 能变的 程度.
1/4 频率 分隔物 输出 为 管脚 53 和 54.
这个 管脚 做 不 改变 和 这 能变的 程度.
16.9344mhz 输出. 这个 管脚 改变 同时发生地 和 这 能变的 程度.
数字的-输出 开关 控制. 高: 在; low: 止
数字的-输出 输出.
输出 一个 高 信号 当 这 playback disc 有 emphasis, 和 一个 低 信号
当 那里 是 非 emphasis.
wfck (写 框架 时钟) 输出.
输出 一个 高 信号 当 也 subcode 同步 s0 或者 s1 是 发现.
sub p 至 w 串行 输出.
sbso 读出 时钟 输入.
管脚
非.
标识 i/o 描述
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com