首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:244952
 
资料名称:P89C51RD2BN/01
 
文件大小: 404.27K
   
说明
 
介绍:
80C51 8-bit Flash microcontroller family
 
 


: 点此下载
  浏览型号P89C51RD2BN/01的Datasheet PDF文件第1页
1

2
浏览型号P89C51RD2BN/01的Datasheet PDF文件第3页
3
浏览型号P89C51RD2BN/01的Datasheet PDF文件第4页
4
浏览型号P89C51RD2BN/01的Datasheet PDF文件第5页
5
浏览型号P89C51RD2BN/01的Datasheet PDF文件第6页
6
浏览型号P89C51RD2BN/01的Datasheet PDF文件第7页
7
浏览型号P89C51RD2BN/01的Datasheet PDF文件第8页
8
浏览型号P89C51RD2BN/01的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
飞利浦 半导体 初步的 数据
p89c51ra2/rb2/rc2/rd2xx
80c51 8-位 flash 微控制器 家族
8kb/16kb/32kb/64kb isp/iap flash 和 512b/512b/512b/1kb 内存
2
2002 jul 18
描述
8kb/16kb/32kb/64kb flash 程序 记忆 那 是 两个都 并行的
可编程序的 和 串行 在-系统 和 在-应用
可编程序的. 在-系统 程序编制 (isp) 准许 这 用户 至
下载 新 代号 当 这 微控制器 sits 在 这 应用.
在-应用 程序编制 (iap) 意思 那 这 微控制器
fetches 新 程序 代号 和 reprograms 它自己 当 在 这
系统. 这个 准许 为 偏远的 程序编制 在 一个 modem link.
一个 default 串行 loader (激励 loader) 程序 在 只读存储器 准许 串行
在-系统 程序编制 的 这 flash 记忆 通过 这 uart 没有
这 需要 为 一个 loader 在 这 flash 代号. 为 在-应用
程序编制, 这 用户 程序 erases 和 reprograms 这 flash
记忆 用 使用 的 标准 routines 包含 在 只读存储器.
这 设备 支持 6-时钟/12-时钟 模式 选择 用
程序编制 一个 flash 位 使用 并行的 程序编制 或者
在-系统 程序编制. 在 增加, 一个 sfr 位 (x2) 在 这 时钟
控制 寄存器 (ckcon) 也 选择 在 6-时钟/12-时钟
模式.
additionally, 当 在 6-时钟 模式, peripherals 将 使用 也 6
clocks 每 机器 循环 或者 12 clocks 每 机器 循环. 这个
选择 是 有 individually 为 各自 附带的 和 是 选择 用
位 在 这 ckcon 寄存器.
这个 设备 是 一个 单独的-碎片 8-位 微控制器 制造的 在 一个
先进的 cmos 处理 和 是 一个 derivative 的 这 80c51
微控制器 家族. 这 操作指南 设置 是 100% 兼容 和
这 80c51 操作指南 设置.
这 设备 也 有 四 8-位 i/o 端口, 三 16-位 timer/event
counters, 一个 multi-源, 四-priority-水平的, nested 中断 结构,
一个 增强 uart 和 在-碎片 振荡器 和 定时 电路.
这 增加 特性 的 这 p89c51ra2/rb2/rc2/rd2xx 制造 它 一个
powerful 微控制器 为 产品 那 需要 脉冲波 宽度
作 发动机 控制.
特性
80c51 central 处理 单位
在-碎片 flash 程序 记忆 和 在-系统 程序编制
激励 只读存储器 包含 低 水平的 flash 程序编制 routines 为
downloading 通过 这 uart
能 是 编写程序 用 这 终止-用户 应用 (iap)
并行的 程序编制 和 87c51 兼容 硬件 接口
至 programmer
支持 6-时钟/12-时钟 模式 通过 并行的 programmer (default
时钟 模式 之后 chiperase 是 12-时钟)
6-时钟/12-时钟 模式 flash 位 可擦掉的 和 可编程序的 通过
ISP
6-时钟/12-时钟 模式 可编程序的 “on-这-fly” 用 sfr 位
peripherals (pca, 计时器, uart) 将 使用 也 6-时钟 或者
12-时钟 模式 当 这 cpu 是 在 6-时钟 模式
速 向上 至 20 mhz 和 6-时钟 循环 每 机器 循环
(40 mhz 相等的 效能); 向上 至 33 mhz 和 12 clocks
每 机器 循环
全部地 静态的 运作
内存 expandable externally 至 64 kbytes
四 中断 priority 水平
七 中断 来源
四 8-位 i/o 端口
全部-duplex 增强 uart
framing 错误 发现
自动 地址 recognition
电源 控制 模式
时钟 能 是 stopped 和 resumed
空闲 模式
电源 向下 模式
可编程序的 时钟-输出 管脚
第二 dptr 寄存器
异步的 端口 重置
低 emi (inhibit ale)
可编程序的 计数器 排列 (pca)
PWM
俘获/对比
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com